User Tools

Site Tools


project:proj_list

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
project:proj_list [2014/09/22 13:28]
xkubalik [Actual works]
project:proj_list [2024/02/15 10:30] (current)
xkubalik
Line 1: Line 1:
 ====== All projects ====== ====== All projects ======
-===== Actual works =====+===== Current projects ​=====
  
-  * **Softwarová podpora hardwarového rozšíření pro platformu Raspberry PI (Software library used for hardware extension of Raspberry Pi)** (BP - Vico Bohdan- Proveďte tyto úkoly: +  * **Platební terminál pro bezhotovostní platby přes nezávislý platební systém ​(Payment terminal ​for non-cash payments via an independent payment system)** (DP – Čtvrtečka Karel
-    * Prostudujte ​existující řešení.  +    * Prozkoumejte ​existující řešení ​zadané problematiky
-    * Vyberte operační systém vhodný pro ovládání a komunikaci s hardware přes rozšiřující rozhraní+    * Analyzujte možné způsoby realizace terminálu. 
-    * Vytvořte knihovnu funkcí ​programovacím jazyce C pro ovládání jednotlivých pinů rozšiřujícího rozhraní včetně sériové linky+    * Navrhněte vlastní ​řešení terminálu a vyberte pro něj vhodnou hw platformu
-    * Propojte vývojovou desku Raspberry PI s PC s pomocí sériové linky+    * Zařízení navrhněte tak, aby bylo odolné ​vůčí zneužití cizí osobou
-    * Pro ovládání periferií vytvořte jednoduché webové rozhraní, kde bude možné nastavovat ​číst jednotlivé stavy pinů rozhraní+    * HW platforma bude podporovat použití OS Linux
-    * Umožněte s pomocí ​webového rozhraní posílat a číst informace ze sériové linky+    * Řešení ​bude splňovat tyto požadavky: 
-    * Pro zvolený operační systém vytvořte aplikaci, která zprostředkovává komunikaci webového rozhraní ​hardware+      - Zařízení bude přenosné ​napájené z baterie
-    * Vytvořená aplikace bude obsahovat soubor proměnných,​ které bude možné nastavovat s pomocí webového rozhraní ​s pomocí PC přes sériovou linku+      - Přehledný grafický displej. 
-    * Vytvořte podrobnou dokumentaci popisující důležité kroky nutné k přidání dalšího rozhraní a odpovídající modifikaci webového rozhraní. +      - Ovládání terminálu bude možné s pomocí ​tlačítek
-===== Available works =====+      - Čtení RFID karet Mifare. 
 +      - Bezdrátová komunikace se serverem přes Wifi. 
 +      - Komunikace se serverem přes REST API. 
 +      - Monitorování systému ​nástroji Prometheus. 
 +      - Podpora OTA update
 +    * Navržené zařízení zrealizujte ​a řádně otestujte
 +    * Pro výsledné ​řešení napište obslužnou aplikaci demonstrující funkčnost všech částí terminálu.
  
-  * **Generátor referencí ​na základě dat uložených ve formátu XML** - Proveďte rešerší existujících ​řešení. ​Navrhněte a zrealizujte aplikaci ​pro generování seznamu referencí na základě dat uložených v XML souboru a šablony pro generování referencíReference bude možné vytvářet i hierarchickyVýstupní formát ​bude možné ​konfigurovat s pomocí ​konfiguračního souboruAplikace ​bude umožňovat editovat jednotlivé záznamy uložené v souboru XML a vytvářet vazby mezi referencemijako je například tento článek byl citovat v těchto publikacíchBP - doba práce 2 semestry (volné) (100% SW)+  * **Programovatelný řídicí systém pro ovládání periferií náročných ​na přesné časování (Programmable control system for controlling peripherals requiring precise timing)** (BP Fujda Martin) 
 +    * Prozkoumejte existující ​řešení ​zadané problematiky. 
 +    * Analyzujte dostupné periférie, protokoly komunikace a ovládaní moduly. 
 +    * Vyberte vhodnou HW platformu a navrhněte pro ni integrační desku. 
 +    * Navrhněte vlastní zařízení založené na zvolené architektuře. 
 +    * Zařízení se bude skládat z: kontroléru,​ síťového modulu, LCD TFT displeje s SD kartou. 
 +    * Zařízení ​bude navrhnuto tak, aby bylo možné ​připojit externí periferie ​pomocí ​nastavitelného portu. 
 +    * Realizujte obslužnou aplikaci pro zařízení a periferie. 
 +    * Řešení se bude skládat ze serverové části na pozadí a obslužné uživatelské části. 
 +    * Implementujte funkční prototyp, řádně ho zdokumentujte a otestujte.
  
-  * **Linuxové jádro pro vestavěný procesor** - Proveďte rešerši existujících linuxových jader pro vestavěné procesory a najděte vhodné řešení pro procesor ARM osazený na desce beagleboard. Pro tuto desku s pomocí linuxového jádra rozchoďte všechny periférie a napište demo aplikaci. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
  
-  * **Programovatelný softwarový generátor všech typů paketů** BP - doba práce 2 semestry (volné) (100% SW)+  * **Wireless smart cube for time tracking with application Clockify (Bezdrátová chytrá kostka určená ke sledování času s aplikací Clockify)** (BP - Sobíšek David) 
 +    * Research existing solutions for wireless smart objects for easier time-tracking. 
 +    * Design your solution based on the ESP8266 platform. 
 +    * The designed solution will meet these requirements:​ 
 +      - It will be tracking a project assigned by the user to a side tilted upwards. 
 +      - The user will be able to communicate with the device using WiFi. 
 +      - The tracked data will be sent to the application Clockify using their public REST API interface or stored on a microSD card when WiFi is not reachable. 
 +      - LEDs inside the device will light up to indicate the actions and states of the device. 
 +      - Its batteries will be charged wirelessly. 
 +    * Implement your proposed solution and adequately test it.
  
-  * **Programovatelný hardwarový generátor všech typů paketů** BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW) 
  
-  * **Jednoduchý překladač z jazyka c do mikroprogramu - Simple translator from C to microcode description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. ​Jazyk c bude podporovat vybrané celočíselné a binární typy proměnnýchPřekladač ​bude schopen přeložit následující prvky jazyka Caritmetické a logické operace, podmíněný výraz if (else ifelse)cyklus while, cyklus for a příkaz gotoImplementace ​bude s ohledem na multiplatformnost provedena v jazyce Java(BP, DP) doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  * **Dálkově ovládaný analogový zesilovač zvuku ovládaný s pomocí IR ovladače (Remote controlled analog sound amplifier using an IR controller)** (BP Vacek Kryštof) 
 +    * Prozkoumejte existující řešení. 
 +    * Analyzujte technologii dálkového ovládání s pomocí IR ovladače. 
 +    * Navrhněte vlastní zařízení založené na mikrokontroleru ATmega. 
 +    * Zařízení ​bude splňovat tyto požadavky: 
 +      - Ovládání bude prováděnojak pomocí IR dálkového ovládánítak na samotném zařízení s pomocí rotačního enkodéru a tlačítek. 
 +      - Zařízení ​bude zobrazovat aktuální stav a nastavení zesilovače. 
 +      ​Zařízení bude umožňovat výběr mezi různými vstupy. 
 +    * Navržené řešení zrealizujte a řádně otestujte.
  
-  * **Jednoduchý překladač z jazyka c do automatového popisu  ​Simple translator from C to automata description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. ​Jazyk c bude podporovat vybrané celočíselné a binární typy proměnnýchPřekladač ​bude schopen ​eložit následující prvky jazyka C: aritmetické ​logické operacepodmíněný výraz if (else ifelse), cyklus while, cyklus for a příkaz gotoImplementace ​bude s ohledem na multiplatformnost provedena v jazyce Java(BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  * **Kamerové zařízení pro monitorování vzdáleného prostoru pomocí ESP32-CAM a SIM800L modulů (Camera device for remote space monitoring using ESP32-CAM and SIM800L modules)** (BP Staes Adam) 
 +    * Prozkoumejte existující řešení. 
 +    * Navrhněte vlastní zařízení založené na platformě esp32-cam. 
 +    * Zařízení ​bude splňovat tyto požadavky:​ 
 +      - pořízení snímku ​i detekci pohybu na SD kartu, 
 +      - se zařízením bude možné komunikovat přes SMS příkazy ​síť WIFI, 
 +      - zařízení umožní odeslání pořízené fotografie na email přes GPRS GSM sítě, 
 +      - k určení času pořízení snímku bude řešení obsahovat RTC obvod. 
 +    * Navržené řešení zrealizujte. 
 +    * Součástí realizace ​bude vytvoření plošného spoje a vhodného pouzdra. 
 +    * Výsledné řešení řádně otestujte.
  
-    * **Šifrování dat na pevném SATA disku připojeném přes ethernetové rozhraní** - Prostudujte existující hardwarová řešení šifrování dat na pevném disku. Navrhněte a zrealizujte vlastní řešení napsané v jazyce VHDL. Pro návrh použijte existující ethernetové jádro napsané v jazyce VHDL. (DP) - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **Sada nástrojů ​pro On-Line diagnostiku** (Set of tools for On-Line test- Naprogramujte sadu nástrojů ​pro On-Line diagnostiku. Nástroje budou založeny na již existujícím nástroji pro práci s obvodyTento nástroj zmodifikujte tak, aby umožňoval použít libovolnou techniku pro On-Line testování založenou na bezpečnostních ​kódech (sudá parita, ​zdvojeníBerger ​kód, Hamming kód, atp.)Výsledné ​řešení bude umožňovat ​načtení vstupního obvodujeho modifikaci na samočinně zabezpečený obvod jeho konverzi do íslušných VHDL kódůAplikace ​bude podporovat i rozsáhlejší návrh složený z více částíBP, DP - doba práce 2-4 semestry (volné) (100% SW)+  * **Nástroje ​pro podpora výuky bezpečnostních kódů v prostředí Wolfram Mathematica (Tools to support the teaching of security codes in the Wolfram Mathematica environment)** (BP Linhartová Helena) 
 +    * Prozkoumejte existující řešení ​nástrojů ​vhodných k výuce bezpečnostních kódů. 
 +    * Analyzujte problémy studentů při výuce ​bezpečnostních ​kódů. 
 +    * Zaměřte se zejména na tyto kódy: ​sudá parita, ​křížová paritaHammingův ​kód, rozšířený i zkrácený ​Hammingův kód, cyklický kód, součinový kód a RM kód. 
 +    * Navrhněte vlastní nástroje vhodné k výuce těchto kódů. 
 +    * Zaměřte se zejména na oblast generování,​ dekódování a opravy těchto kódů. 
 +    * Nástroje budou umožňovat ​generovat nejen výukové notebooky pro program Wolfram Mathematicaale i VHDL kódy testbenche pro lepší ​edstavu jejich implementace v hardware. 
 +    * Nástroj ​bude podporovat i vložení chyby a jeji opravu. 
 +    * Navržené řešení realizujte a řádně otestujte.
  
-  * **Rychlý osciloskop postavený s pomocí FPGA** (High speed scope based on FPGA) - Navrhněte a zrealizujte levný 1 kanálový 50 Mhz osciloskop postavený s pomocí desky Starter board s obvodem Spartan3e. Jako základ použijte modul tvořený analogovým vstupem s A/D převodníkem. Tento modul upravte tak, aby splňoval požadavky kladené na vstupní části osciloskopu takovýchto parametrů. Pro desku Spartan 3E napište aplikaci pro zpracování dat získaných s A/D převodníku. Získaná data zobrazte. ​ BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **JTAG SPI USB programátor pro ATMEL** - Navrhněte programátor ​včetně programovatelné redukce ​pro programování mikrořadičů AtmelBP, DP doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  * **Programovatelná elektronická zátěž (Programmable electronic load)** (BP Pánek Miloš) 
 +    - Prozkoumejte existující řešení programovatelné elektronické zátěže. 
 +    - Analyzujte problémy současných řešení a navrhněte vlastní řešení. 
 +    - Navržené řešení bude podporovat tyto režimy: stálý proud, stálý odpor, stálý výkon a stálé napětí. 
 +    - Programovatelná zátěž bude splňovat tyto požadavky:​ 
 +      - nastavení ​všech parametru zátěže přes rozhraní na samotném zařízení,​ 
 +      - komunikace s PC aplikací přes bluetooth, USB a wifi, 
 +      - záznam naměřených dat lokálně na SD kartu, 
 +      - jednoduchý protokol ​pro komunikaci s PC s možným rozšířením pro další funkcionalitu. 
 +    - Pro PC navrhněte a naprogramujte aplikaci v jazyce C# s grafickým rozhraním. 
 +    - Aplikace v PC bude umožňovat nastavit všechny parametry zátěže, včetně průběžného sledování naměřených hodnot a jejich zobrazení přímo v aplikaci 
 +    ​Parametry zátěže bude možné v průběhu měření měnit podle předem nastavených hodnot. 
 +    ​Navržené řešení zrealizujte a řádně otestujte.
  
-  * **Vysoce spolehlivý systém železničního zabezpečovacího zařízení založeného na dvou FPGA obvodech** - Prostudujte stávající zrealizované HW zařízení. Prostudujte knihovnu prvků realizujících jednotlivé částí zabezpečovacího systému železnice. Pro toto zařízení napište firmware pro mikrořadič a spolehlivý řídicí systém popsaný v jazyce VHDL a to tak, aby docházelo k vzájemné kontrole obou FPGA obvodů. Řídicí systém musí využívat samočinně testované obvody pro zajištění detekce poruch. Celý systém musí umožňovat vložení poruchy. Návrh ověřte na příkladu zabezpečení železniční stanice. Systém v případě detekce poruchy provede rekonfiguraci špatného FPGA obvodu. BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **Programovatelný stmívač světel ​pro domácí zvířata** - Navrhněte zařízení pro stmívání světel řízené mikrořadičemZařízení bude umožňovat stmívat 2 žárovky. Pro zadání průběhu stmívání ​napište aplikaci. ​Zařízení ​bude možné připojit k PC s pomocí USB rozhraníUpřesňující pokyny zadavatele (kanárek domácí: pí píp pí - píp pí pí píp) BP - doba práce 2 semestry (volné) (50% SW, 50% HW)+  * **Zařízení ​pro ovládání základních periferií připojených k FPGA obvodu (Device for controlling basic peripherals connected to the FPGA circuit)** (BP Šebek Michal) 
 +    - Prozkoumejte existující ​řešení ovládání periferií z FPGA obvodu firmy XILINX. 
 +    - Zaměřte se zejména na tyto periférie: OLED displej, alfanumerický displej, tlačítka, přepínače, led diody. 
 +    - Navrhněte vlastní knihovnu zaměřenou na ovládání periferií zejména přes sběrnici I2C. 
 +    - Navrženou knihovnu zrealizujte a řádně otestujte. 
 +    - Pro demonstraci správné funkce periférií ​napište ​obslužnou ​aplikaci ​pro FPGA Artix-7. 
 +    - Aplikace ​bude obsahovat menu pro volbu testování periférií a nastavení obsahu registrů. 
 +    ​Výsledné řešení řádně otestujte. ​
  
-  * **Univerzální řadič displejů** - Prozkoumejte existující řešení. Navrhněte a zrealizujte řadič displeje umožňující jednoduchou komunikaci se znakovým displejem. Komunikace bude probíhat po sériové lince. BP, - doba práce 2 semestry (volné) (60% HW, 40% SW ) 
  
-  * **Zařízení ​pro přenos lokálních informací do internetu s pomocí ​existujících wifi routeru** - Prostudujte ​existující řešení ​úpravy wifi routerů za účelem modifikace ​vylepšení jejich funkcíUpravte linuxové jádro wifi routeru tak, aby bylo možné nahrávat ​ukládat vlastní ​eložený kódK wifi routeru připojte jednoduché ​zařízení ​(RFID čtečkateploměr, apod)BPDP doba práce 2-4 semestry (volné) (90% SW10% HW)+  * **Multiplatformní nástroj ​pro odposlech dat z rádiového ​enosu pomocí ​SDR (A multi-platform wireless data sniffing tool using SDR)** (DP - Šimůnek Martin) 
 +    - Analyzujte technologii SDR(softwarově definovaného rádia) a jeho možnosti pro odchytávání bezdrátových zařízení. 
 +    - Zaměřte se zejména na zařízení pracující v pásmu 433MHz a 868MHz. 
 +    ​Prozkoumejte ​existující řešení ​pro odchytávání ​analýzu těchto zařízení. 
 +    - Využijte SDR navrhněte nástroj pro odposlech dat enášených rádiovým signálem v pásmu 433MHz a 868 MHz. 
 +    - Nástroj by měl být tvořen knihovnou a grafickým rozhraním pro odposlech a zpracování naměřených dat. 
 +    - Podporována budou zejména ​zařízení ​typu: bezdrátový teplotní senzorbezdrátové senzory v automobilu a bezdrátové měřiče tepla v domácnostech 
 +    - Nastroj bude umožňovat analyzovat přenosa to jak nešifrovaný,​ tak i šifrovaný. 
 +    ​Pokud bude k dispozici klíč pro dešifrováníbude nástroj umožňovat i dešifrování,​ a to zejména pro bezdrátové měřiče tepla v domácnostech. 
 +    - Navržené řešení zrealizujte a řádně otestujte.
  
-  * **Implementace USB rozhraní FPGA obvodem** - Seznamte se problematikou USB rozhraní realizovaného FPGA obvodyProstudujte stávající způsoby realizace tohoto USB rozhraní. Navrhněte ​a realizujte funkční ​zařízení, ​které ​bude umožňovat ​přenos dat pomocí USB rozhraní realizované FPGA obvodemProstudujte existující řešení USB ovladačůNa základě získaných informací ​vytvořte vlastní ​USB ovladač ​podporující navržené řešení. Na jednoduché aplikaci demonstrujte funkci vytvořeného řešeníPři návrhu se zaměřte na co možná nejjednodušší řešení, které bude umožňovat ​přenášet jen jednoduché informaceBP, DP - doba práce 2-4 semestry (volné) (50% HW, 50% SW )+  * **Zařízení pro ovládání aplikace Adobe Lightroom s pomocí hardwarového ovladače (A device to control Adobe Lightroom using a hardware driver)** (BP Macháček Vitězslav) 
 +    - Prozkoumejte existující řešení umožňující ovládání aplikace Adobe Lightroom ​hardwarového ovladače. 
 +    - Pomocí metod softwarového inženýrství navrhněte vlastní řešení vyhovující níže uvedeným požadavkům. 
 +    - Navrhněte ​vlastní ​zařízení ​fungující jako samostatný ovladač splňující tyto požadavky:​ 
 +      - komunikace s aplikací bude realizována přes USB a Bluetooth, 
 +      - ovladač ​bude umožňovat ​čtení vstupů z encodérů, tlačítek a Hallových senzorů, 
 +      - ovladač bude napájen z baterie. 
 +    - Navržený ​ovladač ​zrealizujte a naprogramujte. 
 +    - Pro PC vytvořte vlastní ​aplikaci umožňující zpracování dat z ovladače ​a jejich přenos do aplikace Adobe Lightroom Classic. 
 +    - Aplikace bude mít uživatelské rozhraní, které bude umožňovat ​její nastavení a toto nastavení bude ukládat do lokální databáze. 
 +    - Výsledné ​řešení řádně otestujte.
  
-  * **Síťový simulátor ​pro výukové účely ​na bázi prvků OS Linux a CISCO směrovačů ​(Network simulator ​based on Linux OS component and CISCO routers)** - Prostudujte ​existující ​řešeníDoplňte některé další síťové prvky do již existujícího simulátoruBP, DP doba práce 2 semestry (volné) (100% SW)+  * **Přenosné zařízení ​pro odposlech NFC komunikace pomocí SDR založené ​na platformě Raspberry Pi (Portable device for sniffing NFC communication using SDR based on the Raspberry Pi platform)** (DP Balko Martin) 
 +    - Prozkoumejte ​existující ​nástroje určené k analýze NFC komunikace. 
 +    - Analyzujte technologií SDR (softwarově definovaného rádia). 
 +    - Analyzujte technologii NFC, zejména princip komunikace mezi NFC čtečkou a NFC kartou (MIFARE Classic, MIFARE DESFire, MIFARE Plus). 
 +    - Analyzujte a navrhněte způsob pro odposlech NFC komunikace pomoci SDR. 
 +    - Navrhněte přenosné zařízení,​ které bude umožňovat odposlech, záznam a prvotní analýzu NFC komunikace. 
 +    - Zařízení bude schopné odchytit UID karty a komunikaci směrem od čtečky. Pokud bude signál dostatečně silný, zaznamená i komunikaci směrem od karty. 
 +    - Navržené řešení zrealizujte na platformě Raspberry Pi. 
 +    - Pro výsledné zařízení napište v jazyce Python obslužnou aplikaci. 
 +    ​Výsledné zařízení řádně otestujte.
  
-  * **Zařízení ​pro sledování objektu ​nízkou spotřebou** - Prostudujte ​existující řešení. ​Navrhněte vlastní ​zařízení umožňující ​pořízení a odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítíDůraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenuSledovací ​zařízení bude umožňovat ​získání fotografie okolí ​s různou kvalitou. BPDP doba práce 2 semestry (volné) (10% HW90% SW)+  * **Aplikace ​pro chytrou domácnost využívající rádiové spojení jednotek ​Raspberry Pi (Smart home application using radio connection of units with Raspberry Pi)** (BP Zoreník Pavel) 
 +    - Prozkoumejte ​existující řešení. 
 +    - Pomocí metod softwarového inženýrství navrhněte vlastní řešení vyhovující níže uvedeným ​požadavkům. 
 +    - Navržené ​řešení naprogramujete,​ zdokumentujte a řádně otestujte. 
 +    - Požadavky:​ 
 +      - webová aplikace na platformě Raspberry Pi (konfigurace ​zařízení), 
 +      - připojení bude provedeno pomocí uživatelského jména a hesla, 
 +      - aplikace ​bude umožňovat ​více uživatelů ​s různým typem oprávnění, 
 +      ​jednotlivá zařízení STM32prostředí Arduino, 
 +      - komunikace zařízení přes rádiový modul RFM69, 
 +      - provoz zařízení na baterii, 
 +      - sledování teploty, ovládání zásuvek.
  
-  * **Generátor samoopravných kódů: Hamming, RS, BCH, LDPC** - Prostudujte existující řešení. Navrhněte vlastní generátor samoopravných kódů. Zadávat bude možné libovolný generující polynom, popřípadě bude možné specifikovat vlastnosti kódu. Zvolte vhodný výstupní formát. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
  
-  ​* **Simulátor procesoru DOP** Prostudujte existující řešení. V programovacím jazyku Java implementujte simulátor výukového procesoru DOP-v3. Simulátor musí obsahovat editor a překladač zdrojových mikroprogramů (mikroassembler). Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku (SimDOP). Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​ 
 +===== Available projects ​FIT =====
  
-  * **Generátor obvodů pro edmět ČAO** - Prozkoumejte existující řešení pro kreslení elektrických obvodů. Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů vytvářet obvody. BP, DP - doba práce 2-4 semestry ​(volné) (100% SW)+  ​1. Arduino HW/SW 
 +    ​GPS ijímač a jeho aplikace 
 +    ​Meteo stanice 
 +    ​GSM modém a jeho aplikace 
 +    * NFC a bezkontaktní karty 
 +    * univerzální desky s různými periferiemi 
 +    * řízení modelu auta 
 +    * generator analogových průběhů 
 +    * přípravky pro desku digilent CMOD A7/S7 (displej, tlačítka, switche, atd.) 
 +    * návrh hardware pro desku digilent CMOD A7/S7 
 +    * vlastní zadání 
 +    * Wifi a ESP32/​ESP2866 
 +    * zařízení pro ochranu baterie před vybitím
  
-  * **Procesory ​pro FPGA obvody (Soft processors for FPGA circuits)** - Prostudujte existující řešení ​procesorů popsaných ​jazyce VHDL. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Vyberte vhodný procesor s ohledem na dostupnost překladačů jazyka C do ASM.  Zaměřte se zejména na hotové implementace procesoru AVR. Vytvořte knihovnu ​pro ovládání základních periferií. Pro ípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny. BP, DP doba práce 2-4 semestry (volné) (80% SW, 20% HW)+  ​2. Wolfram Mathematica 
 +    ​bezpečnostní kódy 
 +    ​kódy pro kryptografií 
 +    ​matematické funkce realizované v HW 
 +    ​aritmetický ​procesor v GF(2^2^n) 
 +    * efiktivita protokolů pro předmět BI-PSI 
 +    * vlastní zadání
  
-  * **Rychlé ethernetové jádro (High speed ethernet core)** - Prostudujte stávající ​řešení ethernetového jádra pracujícího na rychlostech 1G, 100M napsané v jazyce Verilog dostupné na stránce www.opencores.org a VHDL dostupné jako diplomová práce. Navrhněte a zrealizujte ​vlastní ​řešení 1G, 100M ethernetového jádra napsaného v jazyce VHDL a to tak, aby bylo možné využít pouze jednu hodinovou doménu. Pro jednotlivé částí i pro celé jádro proveďte verifikaci. Pro výsledné jádro napište testovací aplikaci demonstrující funkci jádra na všech realizovaných rychlostech. Pro realizaci použijte vývojovou desku Xilinx. (BP, DP 2-4 semestry)+  ​3. Visual C++/C# 
 +    ​aplikace pro komunikaci s periferiemi v PC 
 +    ​aplikace pro komunikaci s procesorem Zynq 
 +    ​aplikace pro správu projektu ve VHDL 
 +    ​překladače 
 +    * grafické aplikace pro výuku 
 +    * vlastní ​zadání
  
-  * **Modul pro správu projektů ​VHDL soubory** - Prostudujte stávající ​řešení vývojového nástroje ​pro správu VHDL projektůDo již existujícího ​řešení implementujte modul, který bude umožňovat přidat ​do souboru libovolný signál ​přenést ho do vyšších úrovní zdrojových VHDL kódů. Vylepšete stávající ​řešení ​pro kontrolu konzistence VHDL souborů. ípadě potřeby navrhněte nové vývojové ​prostředí. ​Otestujte generátor VHDL kódu na základě zadaných parametrů uživateleJako programovací jazyk zvolte Javu (BPDP 2-4 semestrymožnost práce více studentů najednou jako tým)+  ​4. Jazyk VHDL / desky FPGA 
 +    ​návrh hardware pro bezpečnostní kódy 
 +    ​generátor průběhů (sinusovka, obdelník, trojuhelník) 
 +    ​osciloskop 
 +    * návrh hardware ​pro realizaci matematických funkcí 
 +    * implementace procesoru/​periferié procesoru (ARM, Z80, AVR, ...) 
 +    * HW podpora SoC (Zynq) 
 +    * aritmetický procesor v GF(2^2^n) 
 +    * Hry pro FPGA 
 +    * vlastní zadání 
 + 
 +  5. Plošné spoje 
 +    * návrh zařízení ​porcesorem atmel + drobné periferié 
 +    ​zařízení s nízkou spotřebou 
 +    ​vlastní zadání 
 + 
 +  6. Raspberry PI / Raspberry PI Pico 
 +    * ovládání jednoduchých periferií 
 +    * chytré síť, ovládání periferií přes ethernet 
 +    * vzdálená správa sítí 
 +    * SDR(Software Defined Radio) aplikace - sledování a analýza provozu 
 +    * vlastní zadání 
 + 
 +  7. Android 
 +    * aplikace ​pro práci s hardware (raspberry PI, Arduino a jiné) 
 + 
 +  8Python 
 +    * aplikace pro zpracování a generování dat podle šablon 
 + 
 +  9. Neuronové sítě 
 +    * Model neuronové sítě ve Wolfram Mathematice 
 +    * Model neuronové sítě v jazyce c++ 
 +    * Implementace neuronu a neuronové sítě v hardware 
 +    * Implementace neuronové sítě v SoC 
 + 
 +===== Available projects HW - external ===== 
 + 
 +  1. Malý grafický displej do výšky 1U s rotačním enkodérem ovládaný přes SPI 
 +    * Navrhněte a zrealizujte grafický TFT displej ovládaný pomocí sběrnice SPI. 
 +    * Displej by měl obsahovat možnost zadávání příkazů (tlačítka,​ rotační encoder,​…).  
 +    * Výška displeje musí splňovat normu 1U.  
 +    * Pro vytvořený displej naprogramujte framework, který ​usnadní práci s displejem. 
 + 
 +  2. OSD displej v FPGA 
 +    * Navrhněte a zrealizujte On-Screen displej v obvodu FPGA pro video stream.  
 +    * OSD displej by měl fungovat na formátech od 720p do 4K, jak progressive,​ tak interlaced.  
 +    * Požadavkem je minimální využití zdrojů v FPGA.  
 +    * OSD se bude ovládat pomocí sběrnice AXI4-Lite. 
 + 
 +  3. Konfigurovatelný filtr ethernetoveho rámce v FPGA 
 +    * Navrhněte a zrealizujte konfigurovatelný filtr ethernetového rámce ​umožňující filtrovat pakety podle zadaných parametrů (MAC, IP…) ​do více streamů, nebo jednoho streamu označeného identifikátorem.  
 +    * Pro vstupní ​výstupní interface bude použit AXI4 Stream pro zajištění kompatibility. 
 + 
 +  4. Zpracování I2S signálu s integraci ​do AXI Stream 
 +    * Navrhněte a zrealizujte konverzní modul v FPGA ze standartního interface I2S na interface AXI4 Stream a opačně.  
 +    * Modul by měl zvládat konverzi různé datové ​šířky audio samplu a multiplexování více audio streamu do jednoho I2S interfacu. 
 + 
 +  5. Efektivní (de)interlacing 12G SDI videa 
 +    * Navrhněte a zrealizujte (de)interlacer 6G a 12G SDI videa do progressive formátu.  
 +    * Modul může pracovat jak nad SDI formátem, tak na Native video formátem. 
 + 
 +  6. Embedded audio konvertor na AXi4 Stream a zpět 
 +    * Navrhněte a zrealizujte konverzní modul v FPGA z SDI Embedded audia na interface AXI4 Stream a opačně.  
 +    * Modul by měl zvládat konverzi různé datové ​šířky audio samplu. 
 + 
 +  7. Nízkolatenční komprese v FPGA s využitím vlnové transformace 
 +    * Navrhněte a zrealizujte nízkolatenční video kodek v FPGA založený na vlnkové transformaci.  
 +    * Latence kodeku by se měla pohybovat v jednotkách řádků videa. 
 + 
 +===== Available projects SW - external ===== 
 + 
 +  1. Optimalizace Java aplikací pro horizontální ​škálování v moderní mikroservisní architektuře - spolupráce s průmyslem 
 +    * využití AoT kompilace a minimalizace start-up času 
 +    * výběr vhodného JVM a analýza jeho výhod ​pro minimální náročnost na prostředky (např. GraalVM) 
 +    * využití vhodného frameworku a analýza jeho výhod (např. Quarkus) 
 +    * analýza možností využití pro serverless architekturu (např. Knative) 
 +    * využití komunikace přes gRPC 
 +    * podpora feature flagů pro release management 
 +    * vlastní zadání 
 + 
 +  2Virtualizace a izolace aplikačních prostředí - spolupráce s průmyslem 
 +    * využití OCI kontejnerů jako způsob doručování aplikací 
 +    * analýza bezpečnostních chyb využívané technologie docker a možnosti jejich eliminace 
 +    * porovnání s jinými ​ístupy (např. podman, buildah apod.) 
 +    * lokální orchestrace kontejnerů (docker-compose vs podman-compose) 
 +    * vnořování kontejnerů (např. docker(-compose)-in-docker/​podman) 
 +    * vlastnosti container file systemů (např. OverlayFS) 
 +    * bezpečné (rootless) spuštění více kontejnerů uvnitř kontejneru 
 + 
 +  3. Orchestrace kontejnerů v distribuovaném on-premise ​prostředí ​- spolupráce s průmyslem 
 +    * porovnání vlastností využívaných pro jako container runtime (containerd vs docker vs CRI-O) 
 +    * kubernetes vs jeho komerční distribuce (openshift, tanzu) 
 +    * helm vs yaml manifesty (+ možnosti jejich úprav, napřkustomize) 
 +    * realizace ingress load balancerů v lokálním on-premise prosředí 
 +    * vytvoření persistence v distribuovaném prostředí (např. Ceph, Rook, GlusterFS apod.) 
 +    * správa citlivých údajů (šifrování kubernetes secrets, PAM nástroje) 
 +    * vytvoření vlastního kubernetes operátora (vlastní zadání) 
 + 
 +  4. Podpora vývoje a administrace prostředí prostřednictvím automatizace - spolupráce s průmyslem 
 +    * analýza praktik DevOps přístupu, GitOps, SecOps, ChatOps, AIOps 
 +    * analýza a představení SRE (Site reliability engineering) praktik 
 +    * vytvoření a nasazení prostředí pro kompletní podporu životního cyklu aplikace naplňující znaky GitOps a IaaC (infrastructure as a code) 
 +    * zabezpečení SVC repozitářů přes GPG klíče 
 +    * podpora IaaC nástrojů (ansible, chef+puppet,​ cloud vendor proprietární nástroje, terraform) 
 +    * využití CI nástroje s dynamickým vytěžováním zdrojů dle aktuální zátěže (návrh tzvCI farmy) 
 +    * podpora deklarativního popisu činností (pipelines) 
 +    * porovnání známých CI nástrojů ​(jenkinsjenkins-xgitlab, tekton, github actions) 
 +    * návrh procesů pro validaci aplikací před jejich nasazením prostřednictvím testů 
 + 
 +  5. Projekty zadané externím zadavatelem 
 +    * seznam zadavatelů níž
 + 
 +**Pokud máte o téma zájem, napište mi email. Rezervace v systému bpm nemá žádnou váhu. Pokud se Vám nelíbí žádné z nabízených témat, koukněte do archívu dostupných zadání.** 
 + 
 + 
 +  *[[project:​2018:​proj_archiv|Návrhy zadání dostupných projektů]] 
 + 
 + 
 +===== Projekty zadané externím zadavatelem ===== 
 + 
 +  * [[project:​eaton:​proj_eaton|EATON HW/SW]]
  
-  * **Portace operačního systému android na vývojovou desku s procesorem ARM** - Prostudujte existující řešení. Analyzujte možnosti portace operačního systému pro vývojovou desku Raspberry pi a BeagleBone Black. Na jednu z těchto desek proveďte portaci a vytvořte knihovny pro obsluhu periferií. Pro vytvořenou knihovnu vytvořte demo aplikaci. (BP, DP 2-4 semestry) 
  
-  * **FPGA deska řízená procesorem ARM** - Navrhněte zařízení obsahující FPGA obvod a procesor ARM. Mezi těmito obvody vytvořte komunikační linku vhodnou pro řízení FPGA obvodu s pomoci procesoru ARM. Zvolte vhodnou desku obsahující FPGA obvod. Pro řízení FPGA obvodu použijte vývojový kit Raspberry Pi osazený obvodem ARM. Vytvořte knihovnu funkcí pro procesor ARM umožňující komunikaci s FPGA obvodem. Pro ověření funkce celého spojení vytvořte testovací aplikaci. (BP, DP 2-4 semestry) 
  
-  * **Správa slovní zásoby pro os Android** - Vytvořte aplikaci pro správu slovní zásoby. Aplikace bude umožňovat import a export slovíček s pomocí textového souboru. Aplikace bude umožňovat zpracovávat velké objemy slov (10 - 20 tisíc). Důraz bude také kladen na rychlost zpracování slov, ovladatelnost a vhodné grafické prostředí. (BP, DP 2-4 semestry) 
  
  
 ===== All defended works ===== ===== All defended works =====
  
-**BP a DP defended works on CTU in Prague FEL/FIT:** [[http://dip.felk.cvut.cz|BP a DP]]+**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]]
  
-===== All projects archives 2004 - 2014 =====+===== All projects archives 2004 - 2019 =====
  
 +  *[[project:​2022:​proj_2022|Realized projects 2022]]
 +  *[[project:​2021:​proj_2021|Realized projects 2021]]
 +  *[[project:​2020:​proj_2020|Realized projects 2020]]
 +  *[[project:​2019:​proj_2019|Realized projects 2019]]
 +  *[[project:​2018:​proj_2018|Realized projects 2018]]
 +  *[[project:​2017:​proj_2017|Realized projects 2017]]
 +  *[[project:​2016:​proj_2016|Realized projects 2016]]
 +  *[[project:​2015:​proj_2015|Realized projects 2015]]
   *[[project:​2014:​proj_2014|Realized projects 2014]]   *[[project:​2014:​proj_2014|Realized projects 2014]]
   *[[project:​2013:​proj_2013|Realized projects 2013]]   *[[project:​2013:​proj_2013|Realized projects 2013]]
Line 90: Line 341:
  
   * [[:​start|Pavel Kubalík'​s Home Page]]   * [[:​start|Pavel Kubalík'​s Home Page]]
- 
  
  
project/proj_list.1411385308.txt.gz · Last modified: 2014/09/22 13:28 by xkubalik