This shows you the differences between two versions of the page.
Both sides previous revision Previous revision Next revision | Previous revision Next revision Both sides next revision | ||
project:proj_list [2018/08/20 12:57] xkubalik [Available projects] |
project:proj_list [2021/01/21 09:25] xkubalik [Current projects] |
||
---|---|---|---|
Line 2: | Line 2: | ||
===== Current projects ===== | ===== Current projects ===== | ||
- | * **připravuje se** | ||
+ | * **Generátor VHDL kódu (VHDL code generator)** - (BP - Fořt Rostislav) | ||
+ | * Prozkoumejte existující řešení. | ||
+ | * Pomocí metod softwarového inženýrství navrhněte a naprogramujte aplikaci pro generování základních struktur VHDL kódu. | ||
+ | * Vytvořte několik šablon ukazujících práci s aplikací. | ||
+ | * Výsledné řešení řádně otestujte. | ||
+ | * Požadavky: | ||
+ | * Aplikace bude napsaná v jazyce C++ | ||
+ | * Aplikace bude umožňovat vytvářet a upravovat šablony VHDL struktur | ||
+ | * Aplikace bude umožňovat ze šablon generovat kód | ||
+ | * Aplikace bude schopná ve VHDL kódu rozpoznat entitu a umožní její použití v šabloně, např. pro automatické generování testbenche. | ||
+ | * **Zabezpečený tisk z mobilního telefonu s OS Android s pomocí Bluetooth (Secure print using a mobile application for Bluetooth interface)** - (BP - Balko Martin) | ||
+ | * Prozkoumejte existující řešení pro Bluetooth tisk. | ||
+ | * Analyzujte Bluetooth a bezpečnost Bluetooth komunikace. | ||
+ | * Analyzujte a navrhněte řešení které zvýší samotné zabezpečení Bluetooth protokolu. | ||
+ | * Zaměřte se zejména na řešení, které není závislé na použité verzi protokolu Bluetooth. | ||
+ | * Navržené řešení se bude skládat ze: serverové časti pro Raspberry Pi a uživatelské části pro Android zařízení. | ||
+ | * Bluetooth komunikace bude probíhat mezi serverovou a uživatelskou částí. | ||
+ | * Navržené zařízení zrealizujte a řádně otestujte. | ||
+ | * **Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů (Design of dependable system based on error control codes for FPGA)** - (DP - Pail Vojtěch) | ||
+ | * Prozkoumejte existující metody řešení. | ||
+ | * Analyzujte vlastnosti různých typů kombinačních obvodů pomocí sady benchmarků z hlediska odolnosti proti poruchám. Využijte simulační software dostupný na KČN. | ||
+ | * Na základě takto získaných dat nalezněnte vhodný bezpečnostní kód, který bude schopen tyto poruchy detekovat, popř. i opravovat tak, aby redundance (area ovehead) byla co nejmenší. | ||
+ | * Specifikujte požadavky na úpravu simulačního softwaru tak, aby obsahoval podporu pro výběr nejvhodnějšího kódu. | ||
+ | * Navržený způsob řešení ověřte na několka příkladech konkrétních obvodů a kódů. | ||
+ | * Vytvořte klasifikaci obvodů s hlediska možností opravy/detekce poruch. | ||
+ | * ** Nástroj pro generování bezpečnostních kódu ve VHDL s pomocí programu Wolfram Mathematica (Error control code generator tool in VHLD language using Wolfram Mathematica)** - (BP - Ganeev Timur) | ||
+ | - Prozkoumejte existující řešení. | ||
+ | - Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica umožňující generovat bezpečnostní kódy. | ||
+ | - Vstupem do generátoru budou základní parametry pro zvolený bezpečnostní kód (počet vstupních vodičů, název výstupních souboru apod.). | ||
+ | - Výstupem generátoru budou 3 VHDL soubory sloužící jako kodér, dekodér a testbench pro zvolený kód. | ||
+ | - Zaměřte se zejména na základní paralelní kódy: sudá parita, Hammingův kód rozšířený Hammingův kód a dále pak na seriové kódy, jako jsou kódy generované mnohočleny (cyklický kód). | ||
+ | - Pro každý kód vytvořte několik příkladů, na kterých v simulačním nástroji ModelSim ukážete správnou funkci generovaných souborů. | ||
+ | - Zároveň pro každý vytvořený příklad zjistěte spotřebované zdroje při implementaci v FPGA obvodu. | ||
+ | - Výsledné řešení řádně otestujte. | ||
- | + | * ** Nástroj pro generování násobiček a děliček ve VHDL s pomocí programu Volfram Mathematica (Multiplier and divider circuit generator tool in VHLD language using Wolfram Mathematica)** - (BP - Kougl Ladislav) | |
- | + | - Prozkoumejte existující řešení. | |
- | + | - Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica umožňující generovat násobičky a děličky. | |
- | + | - Vstupem do generátoru násobičky a děličky bude typ operace, šířka vodičů a počet bitů na číslici. | |
- | + | - Generátor násobičky bude umožňovat násobení čísel bez znaménka, čísel v doplňkovém kódu a to i za použití relativních číslic. | |
- | + | - Generátor děliček bude umožňovat dělit celá čísla a čísla menší než jedna. Zaměřte se i na použití dělení čísel využívající metody SRT. | |
- | | + | - Pro každý typ násobení a dělení vytvořte několik příkladů, na kterých v simulačním nástroji ModelSim ukážete správnou funkci generátorů. |
+ | - Zaměřte se na prezentaci algoritmu násobení a dělení v programu Wolfram Mathematica tak, aby byl zřejmý jejich princip. | ||
+ | - Výsledné řešení řádně otestujte. | ||
+ | | ||
===== Available projects ===== | ===== Available projects ===== | ||
- | |||
1. Arduino HW/SW | 1. Arduino HW/SW | ||
Line 26: | Line 61: | ||
* NFC a bezkontaktní karty | * NFC a bezkontaktní karty | ||
* univerzální desky s různými periferiemi | * univerzální desky s různými periferiemi | ||
+ | * řízení modelu auta | ||
+ | * generator analogových průběhů | ||
+ | * přípravky pro desku digilent CMOD A7/S7 (displej, tlačítka, switche, atd.) | ||
+ | * návrh hardware pro desku digilent CMOD A7/S7 | ||
+ | * vlastní zadání | ||
+ | * Wifi a ESP32/ESP2866 | ||
- | 2. Volfram Mathematica | + | 2. Volfram Mathematica |
* bezpečnostní kódy | * bezpečnostní kódy | ||
- | * kódy pro kriptografií | + | * kódy pro kryptografií |
* matematické funkce realizované v HW | * matematické funkce realizované v HW | ||
+ | * aritmetický procesor v GF(2^2^n) | ||
+ | * efiktivita protokolů pro předmět BI-PSI | ||
+ | * vlastní zadání | ||
- | - Visual C++/C# | + | 3. Visual C++/C# |
* aplikace pro komunikaci s periferiemi v PC | * aplikace pro komunikaci s periferiemi v PC | ||
* aplikace pro komunikaci s procesorem Zynq | * aplikace pro komunikaci s procesorem Zynq | ||
+ | * aplikace pro správu projektu ve VHDL | ||
+ | * překladače | ||
+ | * grafické aplikace pro výuku | ||
+ | * vlastní zadání | ||
- | - jazyk VHDL | + | 4. Jazyk VHDL / desky FPGA |
- | * návrh kódů pro bezpečnostní kódy | + | * návrh hardware pro bezpečnostní kódy |
+ | * generátor průběhů (sinusovka, obdelník, trojuhelník) | ||
+ | * osciloskop | ||
* návrh hardware pro realizaci matematických funkcí | * návrh hardware pro realizaci matematických funkcí | ||
+ | * implementace procesoru/periferié procesoru (ARM, Z80, AVR, ...) | ||
+ | * HW podpora SoC (Zynq) | ||
+ | * aritmetický procesor v GF(2^2^n) | ||
+ | * Hry pro FPGA | ||
+ | * vlastní zadání | ||
- | - Plošné spoje | + | 5. Plošné spoje |
* návrh zařízení s porcesorem atmel + drobné periferié | * návrh zařízení s porcesorem atmel + drobné periferié | ||
* zařízení s nízkou spotřebou | * zařízení s nízkou spotřebou | ||
+ | * vlastní zadání | ||
- | - Raspberry PI | + | 6. Raspberry PI |
* ovládání jednoduchých periferií | * ovládání jednoduchých periferií | ||
* chytré síť, ovládání periferií přes ethernet | * chytré síť, ovládání periferií přes ethernet | ||
* vzdálená správa sítí | * vzdálená správa sítí | ||
+ | * vlastní zadání | ||
- | | + | 7. Android |
+ | * aplikace pro práci s hardware (raspberry PI, Arduino a jiné) | ||
+ | 8. Python | ||
+ | * aplikace pro zpracování a generování dat podle šablon | ||
+ | |||
+ | 9. Projekty zadané externím zadavatelem | ||
+ | * seznam zadavatelů níže | ||
**Pokud máte o téma zájem, napište mi email. Rezervace v systému bpm nemá žádnou váhu. Pokud se Vám nelíbí žádné z nabízených témat, koukněte do archívu dostupných zadání.** | **Pokud máte o téma zájem, napište mi email. Rezervace v systému bpm nemá žádnou váhu. Pokud se Vám nelíbí žádné z nabízených témat, koukněte do archívu dostupných zadání.** | ||
- | *[[project:2018:proj_archiv|Archiv dostupných projektů]] | + | *[[project:2018:proj_archiv|Návrhy zadání dostupných projektů]] |
+ | |||
+ | |||
+ | ===== Projekty zadané externím zadavatelem ===== | ||
+ | |||
+ | * [[project:eaton:proj_eaton|EATON HW/SW]] | ||
+ | |||
Line 63: | Line 133: | ||
**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]] | **BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]] | ||
- | ===== All projects archives 2004 - 2018 ===== | + | ===== All projects archives 2004 - 2019 ===== |
+ | *[[project:2020:proj_2020|Realized projects 2020]] | ||
+ | *[[project:2019:proj_2019|Realized projects 2019]] | ||
*[[project:2018:proj_2018|Realized projects 2018]] | *[[project:2018:proj_2018|Realized projects 2018]] | ||
*[[project:2017:proj_2017|Realized projects 2017]] | *[[project:2017:proj_2017|Realized projects 2017]] |