User Tools

Site Tools


project:proj_list

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
Next revision Both sides next revision
project:proj_list [2015/01/29 14:31]
xkubalik [Available works]
project:proj_list [2023/02/07 15:08]
xkubalik [Current projects]
Line 2: Line 2:
 ===== Current projects ===== ===== Current projects =====
  
-  * **Softwarová podpora hardwarového rozšíření pro platformu Raspberry PI (Software library used for hardware extension of Raspberry Pi)** (BP - Vico Bohdan- Proveďte tyto úkoly: +  * **Programovatelná elektronická zátěž ​(Programmable electronic load)** (BP - Pánek Miloš
-    ​* Prostudujte ​existující řešení.  +    ​- Prozkoumejte ​existující řešení ​programovatelné elektronické zátěže
-    ​* Vyberte operační systém vhodný pro ovládání a komunikaci s hardware přes rozšiřující rozhraní+    ​- Analyzujte problémy současných ​řešení a navrhněte vlastní ​řešení
-    ​* Vytvořte knihovnu funkcí v programovacím jazyce C pro ovládání jednotlivých pinů rozšiřujícího rozhraní včetně sériové linky+    ​- Navržené ​řešení bude podporovat tyto režimy: stálý proud, stálý odpor, stálý výkon a stálé napě
-    ​* Propojte vývojovou desku Raspberry PI s PC s pomocí sériové linky. +    ​- Programovatelná zátěž bude splňovat tyto požadavky:​ 
-    * Pro ovládání periferií vytvořte jednoduché webové rozhraníkde bude možné nastavovat a číst jednotlivé stavy pinů rozhraní+      - nastavení všech parametru zátěže přes rozhraní na samotném zařízení,​ 
-    ​* Umožněte s pomocí webového rozhraní posílat ​číst informace ze sériové linky+      - komunikace ​s PC aplikací přes bluetooth, USB a wifi, 
-    ​* Pro zvolený operační systém vytvořte aplikaci, která zprostředkovává komunikaci webového rozhraní s hardware+      - záznam naměřených dat lokálně na SD kartu, 
-    ​* Vytvořená aplikace bude obsahovat soubor proměnných, které ​bude možné ​nastavovat s pomocí webového rozhraní a s pomocí PC es sériovou linku+      - jednoduchý protokol pro komunikaci s PC s možným rozšířením pro další funkcionalitu
-    ​* Vytvořte podrobnou dokumentaci popisující důležité kroky nutné k přidání dalšího rozhraní ​odpovídající modifikaci webového rozhraní.+    ​- Pro PC navrhněte a naprogramujte aplikaci v jazyce c++ s grafickým rozhraním
 +    ​- Aplikace v PC bude umožňovat nastavit všechny parametry zátěže, včetně průběžného sledování naměřených hodnot a jejich zobrazení přímo v aplikaci.  
 +    ​- Parametry zátěže bude možné ​v průběhu měření měnit podle edem nastavených hodnot
 +    ​- Navržené řešení zrealizujte ​řádně otestujte.
  
-  * **Zařízení pro sledování objektu s nízkou spotřebou** (Low power camera trap used for property surveillance)(BP - Václav Vanc) 
-    * Prostudujte existující řešení. 
-    * Navrhněte vlastní zařízení umožňující pořízení a odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítí. 
-    * Vyberte vhodný procesor sloužící ke komunikaci s GSM modulem a kamerou. 
-    * Důraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu. 
-    * Zařízení bude napájeno z 12V baterie. 
-    * Zařízení bude umožňovat data ukládat na SD kartu. 
-    * Nastavení parametrů a doby snímání fotografie bude možné s pomocí SMS zpráv. 
-    * Navržené zařízení zrealizujte. 
-    * Vytvořte knihovnu funkcí umožňující ovládat dostupné periferie. 
-    * Pro výsledné řešení vytvořte demonstrační aplikaci. 
-    * Výsledné zařízení otestujte. 
  
-  * **Multiplatformní grafická aplikace ​pro simulaci mikroprogramovaného procesoru DOP v3(Cross-platform graphical simulator of micro-programmed processor DOP)** (DP Miškovský Vojtěch+  * **Zařízení ​pro ovládání základních periferií připojených k FPGA obvodu ​(Device for controlling basic peripherals connected to the FPGA circuit)** (BP Šebek Michal
-    ​* Prostudujte ​existující řešení. +    ​- Prozkoumejte ​existující řešení ​ovládání periferií z FPGA obvodu firmy XILINX
-    ​* V programovacím jazyku C++ implementujte simulátor výukového procesoru DOP-v3. +    - Zaměřte se zejména na tyto periférie: OLED displej, alfanumerický displej, tlačítka, ​epínače, led diody
-    * Aplikaci bude možné spouštět pod OS Microsoft Windows i OS Linux. +    ​- Navrhněte vlastní knihovnu zaměřenou na ovládání periferií zejména přes sběrnici I2C
-    * Simulátor musí obsahovat editor mikroprogramu a překladač zdrojových mikroprogramů (mikroassembler). +    ​- Navrženou knihovnu zrealizujte ​řádně otestujte
-    * Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku ​edmětu BI-JPO (jednotky počítače)+    ​Pro demonstraci správné funkce periférií napište obslužnou aplikaci pro FPGA Artix-7
-    ​* Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení+    ​- Aplikace bude obsahovat menu pro volbu testování periférií a nastavení obsahu registrů. 
-    ​* Simulátor musí umožňovat zobrazit aktuální stav jednotlivých registrů procesoru DoP to včetně těch, které jsou programátorsky nedostupné+    - Výsledné řešení ​řádně ​otestujte. ​
-    ​Pro uživatele vytvořte jednoduchou uživatelskou příručku+
-    ​Výsledné řešení otestujte.+
  
-  * **Programovatelný stmívač světel pro domácí zvířata** (Programmable light dimmer for domestic animals)(BP - Červenka Ondřej) 
-    * Prostudujte existující řešení. 
-    * Vyberte vhodný procesor pro realizaci. 
-    * Zařízení bude umožňovat nastavení stmívání pro 2 místnosti. 
-    * Ovládání bude možné lokálně u zařízení s pomocí displeje a tlačítek a také vzdáleně s pomocí PC. 
-    * Pro ovládání stmívání a detekcí vnějšího osvětlení vytvořte knihovnu v jazyce c pro zvolený procesor. 
-    * Pro ovládání s PC vytvořte jednoduchou aplikaci. 
-    * Navržené zařízení zrealizujte a vytvořenou knihovnu včetně aplikace v PC otestujte. 
  
-  * **FPGA deska řízená procesorem ARM** (FPGA board controlled by ARM processor)(BP ​Elena Filipenková+  * **Multiplatformní nástroj pro odposlech dat z rádiového přenosu pomocí SDR (A multi-platform wireless data sniffing tool using SDR)** (DP Šimůnek Martin
-    ​* Prostudujte existující ​řešení+    ​- Analyzujte technologii SDR(softwarově definovaného rádia) a jeho možnosti pro odchytávání bezdrátových zařízení
-    ​* Navrhněte zařízení ​obsahující FPGA obvod procesor ARM+    ​- Zaměřte se zejména na zařízení ​pracující v pásmu 433MHz ​868MHz
-    ​* Zvolte vhodnou desku obsahující:​ FPGA obvod, tlačítka, přepínače, display+    ​- Prozkoumejte existující ​řešení pro odchytávání a analýzu těchto zařízení
-    ​* Pro řízení FPGA obvodu použijte ​vývojový kit Raspberry Pi osazený obvodem ARM+    ​- Využijte ​SDR a navrhněte nástroj pro odposlech dat přenášených rádiovým signálem v pásmu 433MHz a 868 MHz
-    ​* Mezi těmito obvody vytvořte komunikační linku vhodnou ​pro řízení FPGA obvodu s pomoci procesoru ARM+    ​- Nástroj by měl být tvořen knihovnou a grafickým rozhraním ​pro odposlech a zpracování naměřených dat
-    ​* Řízení a zjištění stavu desky bude možné s pomocí minimálně 32x16b registrů+    ​- Podporována budou zejména zařízení ​typu: bezdrátový teplotní senzor, bezdrátové senzory v automobilu ​bezdrátové měřiče tepla v domácnostech.  
-    ​* Vytvořte knihovnu funkcí pro FPGA desku umožňující nastavovat ​ovládat základní periferie této desky procesorem ARM+    ​- Nastroj bude umožňovat analyzovat přenos, ​to jak nešifrovaný,​ tak i šifrovaný
-    ​* Pro FPGA desku vytvořte aplikaci umožňující zobrazovat stav registrů určených ​pro nastavení parametrů desky. +    ​- Pokud bude k dispozici klíč pro dešifrování,​ bude nástroj ​umožňovat ​i dešifrování,​ a to zejména pro bezdrátové měřiče tepla v domácnostech
-    * Pro procesor ARM vytvořte jednoduchou aplikaci ​umožňující nastavovat a zjišťovat stav FPGA desky+    ​- Navržené ​řešení ​zrealizujte a řádně ​otestujte.
-    ​* Výsledné ​řešení otestujte+
  
-  * **Generátor elektrických obvodů pro předmět ČAO** (Automatic analog circuit generator)(BP - František Veselý+  * **Zařízení pro ovládání aplikace Adobe Lightroom s pomocí hardwarového ovladače (A device to control Adobe Lightroom using a hardware driver)** (BP - Macháček Vitězslav
-    ​Prozkoumejte existující řešení ​pro kreslení elektrických obvodů+    ​Prozkoumejte existující řešení ​umožňující ovládání aplikace Adobe Lightroom s hardwarového ovladače
-    ​* Vytvořte aplikacikterá ​bude umožňovat ​na základě zadaných parametrů automaticky náhodně generovat jednoduché obvody složené ze zdroje napájeníkondenzátorů, rezistorů a cívek. +    ​- Navrhněte vlastní zařízení fungující jako samostatný ovladač splňující tyto požadavky:​ 
-    * Aplikace ​bude umožňovat nastavit hodnoty a typ součástky v obvodu+      - komunikace s aplikací bude realizována přes USB a Bluetooth, 
-    ​* Výsledné schéma bude možné překreslit tak, aby se změnila pouze pozice součástky. +      - ovladač ​bude umožňovat ​čtení vstupů z encodérů, tlačítek a Hallových senzorů, 
-    * Vygenerované schéma bude možné uložit do formátu XML opětovně načíst+      ​- ovladač ​bude napájen z baterie
-    ​* Aplikace bude umožňovat popsat obvod s pomocí rovnic ​to jak v časové oblasti, tak s pomocí fázorů+    ​- Navržený ovladač zrealizujte ​naprogramujte
-    ​Aplikace bude dále umožňovat ​generovat rovnice pro celkovou impedanci na vstupních svorkách ​přenos. +    ​- Pro PC vytvořte vlastní aplikaci ​umožňující zpracování dat z ovladače ​jejich přenos do aplikace Adobe Lightroom Classic
-    * Vygenerované rovnice bude možné bez úprav vložit do programu Wolfram Mathematica a zpracovat. +    ​Aplikace ​v PC bude dále umožňovat ​nastavení chování ovladače ​nastavenou konfiguraci ukládat lokálně. 
-    * Při generování rovnic bude možné zvolit směr proudu a napětí ručně, popřípadě automaticky+    ​Výsledné řešení ​řádně ​otestujte.
-    ​Výsledné řešení otestujte.+
  
-  * **Modul pro snímání teploty při převozu materiálu v dopravě** (Temperature monitoring module ​for material car transporting purpose)(BP Jiří Šeda+  * **Přenosné zařízení pro odposlech NFC komunikace pomocí SDR založené na platformě Raspberry Pi (Portable device ​for sniffing NFC communication using SDR based on the Raspberry Pi platform)** (DP Balko Martin
-    ​Prozkoumejte existující ​řešení dostupná na trhu+    ​Prozkoumejte existující ​nástroje určené k analýze NFC komunikace
-    ​* Navrhněte zařízení umožňující monitorování teploty přepravních boxů+    ​- Analyzujte technologií SDR (softwarově definovaného rádia). 
-    ​* Pro řízení sledování teploty ​komunikaci s nadřazeným systémem zvolte vhodný procesor+    - Analyzujte technologii NFC, zejména princip komunikace mezi NFC čtečkou a NFC kartou (MIFARE Classic, MIFARE DESFire, MIFARE Plus)
-    ​* Zařízení bude umožňovat ​sledovat teplotu u více boxu+    ​- Analyzujte ​navrhněte způsob pro odposlech NFC komunikace pomoci SDR
-    ​* V případě překročení minimální nebo maximální hlídané hodnoty informujte řidiče. +    ​- Navrhněte přenosné zařízení, které ​bude umožňovat ​odposlech, záznam a prvotní analýzu NFC komunikace
-    * Informaci o teplotě je nutné ukládat po celou dobu jízdy. +    ​- Zařízení bude schopné odchytit UID karty a komunikaci směrem od čtečkyPokud bude signál dostatečně silný, zaznamená i komunikaci ​směrem od karty
-    * Komunikace s řidičem bude provedena s pomocí mobilního telefonu přes rozhraní bluetooth. +    ​Navržené řešení ​zrealizujte ​na platformě Raspberry Pi
-    * Pro komunikaci ​procesoru s telefonem vytvořte vhodný protokol+    ​Pro výsledné zařízení napište v jazyce Python ​obslužnou aplikaci. 
-    ​Navržené ​zařízení ​zrealizujte. +    ​Výsledné zařízení ​řádně ​otestujte.
-    ​Pro zvolený procesor vytvořte knihovnu funkcí a obslužnou aplikaci ​demonstrující správnou funkcí celého zařízení+
-    ​Výsledné zařízení otestujte.+
  
-  ​* **Rozšíření síťového simulátoru o Spanning tree protocol** (Network simulation module extension implementing Spanning tree protocol)(BP ​Peter Bábics) +  ​ 
-    * Prostudujte existující simulátor počítačové sítě [1, 2, 3, 4, 5].  +===== Available projects ​FIT =====
-    * Prozkoumejte možnosti implementace Spanning tree protokolu do existujícího řešení. +
-    * Pro tento simulátor napište modul v jazyce Java, který bude umožňovat využití Spanning tree protokolu v simulovaných přepínačích. +
-    * Vytvořené řešení začleňte do existujícího simulátoru. +
-    * Napište návod pro použití simulátoru a to včetně vytvořeného modulu. +
-    * Vytvořte několik příkladů použití vytvořeného modulu. +
-    * Výsledné řešení včetně návodu otestujte.+
  
-  * **Levné zařízení pro měření veličin zobrazování informací založené na existujícím wifi routeru** (Low cost device used for data colection based on wifi router)(BP - Adam Benda) +  ​1. Arduino HW/SW 
-    * Prostudujte existující řešení. +    ​GPS přijímač a jeho aplikace 
-    * Vyberte vhodný wifi router za účelem modifikace ​vylepšení ​jeho funkcí. +    * Meteo stanice 
-    * Na základě vybraného wifi routeru navrhněte ​sestavte zařízení, ke kterému připojíte teplotní a jiné senzory, a malý displej. +    * GSM modém ​a jeho aplikace 
-    * Navrhněte a implementujte aplikaci, která agreguje ze zařízení naměřené hodnoty, skladuje je a umožňuje jejich prohlížení. +    * NFC bezkontaktní karty 
-    * Navrhněte a implementujte aplikaci, která na zařízení zobrazuje data získaná ze sítě Internet ​(napřpřehled zpráv, nejbližší odjezd autobusu). +    * univerzální desky s různými periferiemi 
-    * Navržené ​zařízení ​otestuje.+    * řízení ​modelu auta 
 +    * generator analogových průbě 
 +    * přípravky pro desku digilent CMOD A7/S7 (displej, tlačítka, switche, atd.) 
 +    * návrh hardware pro desku digilent CMOD A7/S7 
 +    * vlastní zadání 
 +    * Wifi a ESP32/​ESP2866 
 +    * zařízení ​pro ochranu baterie před vybitím
  
 +  2. Wolfram Mathematica
 +    * bezpečnostní kódy
 +    * kódy pro kryptografií
 +    * matematické funkce realizované v HW
 +    * aritmetický procesor v GF(2^2^n)
 +    * efiktivita protokolů pro předmět BI-PSI
 +    * vlastní zadání
  
-===== Available projects =====+  3. Visual C++/C# 
 +    * aplikace pro komunikaci s periferiemi v PC 
 +    * aplikace pro komunikaci s procesorem Zynq 
 +    * aplikace pro správu projektu ve VHDL 
 +    * překladače 
 +    * grafické aplikace pro výuku 
 +    * vlastní zadání
  
-**Pokud máte o téma zájemnapište mi emailRezervace v systému bpm nemá žádnou váhu.**+  4. Jazyk VHDL / desky FPGA 
 +    ​návrh hardware pro bezpečnostní kódy 
 +    ​generátor průběhů (sinusovka, obdelník, trojuhelník) 
 +    * osciloskop 
 +    * návrh hardware pro realizaci matematických funkcí 
 +    * implementace procesoru/​periferié procesoru (ARM, Z80, AVR, ...) 
 +    * HW podpora SoC (Zynq) 
 +    * aritmetický procesor v GF(2^2^n) 
 +    ​Hry pro FPGA 
 +    ​vlastní zadání
  
-  ​* **Generátor referencí na základě dat uložených ve formátu XML** - Proveďte rešerší existujících řešeníNavrhněte a zrealizujte aplikaci pro generování seznamu referencí na základě dat uložených v XML souboru a šablony pro generování referencí. Reference bude možné vytvářet i hierarchicky. Výstupní formát bude možné konfigurovat ​pomocí konfiguračního souboru. Aplikace bude umožňovat editovat jednotlivé záznamy uložené v souboru XML a vytvářet vazby mezi referencemi,​ jako je například tento článek byl citovat v těchto publikacích. BP - doba práce 2 semestry (volné) (100% SW)+  ​5Plošné spoje 
 +    * návrh zařízení ​porcesorem atmel + drobné periferié 
 +    * zařízení s nízkou spotřebou 
 +    * vlastní zadání
  
-  * **Linuxové jádro pro vestavěný procesor** - Proveďte rešerši existujících linuxových jader pro vestavěné procesory ​najděte vhodné řešení pro procesor ARM osazený na desce beagleboard. Pro tuto desku s pomocí linuxového jádra rozchoďte všechny periférie a napište demo aplikaci. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​6. Raspberry PI / Raspberry PI Pico 
 +    ​ovládání jednoduchých periferií 
 +    ​chytré síť, ovládání periferií přes ethernet 
 +    ​vzdálená správa sítí 
 +    ​SDR(Software Defined Radio) aplikace ​sledování ​analýza provozu 
 +    * vlastní zadání
  
-  * **Programovatelný softwarový generátor všech typů paketů** BP - doba práce 2 semestry (volné) ​(100% SW)+  ​7. Android 
 +    ​aplikace pro práci s hardware ​(raspberry PI, Arduino a jiné)
  
-  * **Programovatelný hardwarový generátor všech typů paketů** BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW)+  ​8. Python 
 +    ​aplikace pro zpracování a generování dat podle šablon
  
-  * **Jednoduchý překladač z jazyka c do mikroprogramu - Simple translator from C to microcode description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného ​v jazyce ​VHDL. Prozkoumejte existující řešení. Jazyk bude podporovat vybrané celočíselné ​binární typy proměnných. Překladač bude schopen přeložit následující prvky jazyka C: aritmetické a logické operace, podmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz goto. Implementace bude s ohledem na multiplatformnost provedena ​jazyce Java. (BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  ​9. Neuronové sítě 
 +    ​Model neuronové sítě ve Wolfram Mathematice 
 +    ​Model neuronové sítě v jazyce c++ 
 +    * Implementace neuronu ​neuronové sítě v hardware 
 +    * Implementace neuronové sítě v SoC
  
-  * **Jednoduchý překladač z jazyka c do automatového popisu  ​Simple translator from C to automata description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. Jazyk c bude podporovat vybrané celočíselné a binární typy proměnných. Překladač bude schopen přeložit následující prvky jazyka C: aritmetické a logické operace, podmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz goto. Implementace bude s ohledem na multiplatformnost provedena v jazyce Java. (BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+===== Available projects HW external =====
  
-    * **Šifrování dat na pevném SATA disku připojeném ​přes ethernetové rozhraní** - Prostudujte existující hardwarová řešení šifrování dat na pevném disku. ​Navrhněte a zrealizujte ​vlastní ​řešení napsané v jazyce VHDL. Pro návrh použijte existující ethernetové jádro napsané v jazyce VHDL(DP) - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  1. Malý grafický displej do výšky 1U s rotačním enkodérem ovládaný ​přes SPI 
 +    ​* Navrhněte a zrealizujte ​grafický TFT displej ovládaný pomocí sběrnice SPI. 
 +    * Displej by měl obsahovat možnost zadávání příkazů (tlačítka,​ rotační encoder,​…).  
 +    * Výška displeje musí splňovat normu 1U 
 +    * Pro vytvořený displej naprogramujte framework, který usnadní práci s displejem.
  
-  * **Sada nástrojů pro On-Line diagnostiku** (Set of tools for On-Line test) - Naprogramujte sadu nástrojů ​pro On-Line diagnostikuNástroje budou založeny ​na již existujícím nástroji pro práci s obvody. Tento nástroj zmodifikujte takaby umožňoval použít libovolnou techniku pro On-Line testování založenou na bezpečnostních kódech (sudá paritazdvojení, Berger kód, Hamming kód, atp.). Výsledné řešení bude umožňovat načtení vstupního obvodu, jeho modifikaci na samočinně zabezpečený obvod a jeho konverzi do příslušných VHDL kódů. Aplikace ​bude podporovat i rozsáhlejší návrh složený z více částíBP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​2. OSD displej v FPGA 
 +    ​Navrhněte a zrealizujte ​On-Screen displej v obvodu FPGA pro video stream 
 +    * OSD displej by měl fungovat ​na formátech od 720p do 4Kjak progressivetak interlaced 
 +    * Požadavkem je minimální využití zdrojů v FPGA 
 +    * OSD se bude ovládat pomocí sběrnice AXI4-Lite.
  
-  ​* **Rychlý osciloskop postavený s pomocí ​FPGA** (High speed scope based on FPGA) - Navrhněte a zrealizujte ​levný 1 kanálový 50 Mhz osciloskop postavený s pomocí desky Starter board s obvodem Spartan3e. Jako základ použijte modul tvořený analogovým vstupem s A/D převodníkem. Tento modul upravte tak, aby splňoval požadavky kladené na vstupní části osciloskopu takovýchto ​parametrů. Pro desku Spartan 3E napište aplikaci pro zpracování dat získaných s A/D převodníkuZískaná data zobrazte. ​ BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​3. Konfigurovatelný filtr ethernetoveho rámce v FPGA 
 +    ​* Navrhněte a zrealizujte ​konfigurovatelný filtr ethernetového rámce umožňující filtrovat pakety podle zadaných ​parametrů ​(MAC, IP…) do více streamů, nebo jednoho streamu označeného identifikátorem 
 +    * Pro vstupní a výstupní interface bude použit AXI4 Stream pro zajištění kompatibility.
  
-  * **JTAG SPI USB programátor pro ATMEL** - Navrhněte ​programátor ​etně programovatelné redukce pro programování mikrořadičů AtmelBP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​4. Zpracování I2S signálu s integraci do AXI Stream 
 +    ​* Navrhněte ​a zrealizujte konverzní modul FPGA ze standartního interface I2S na interface AXI4 Stream a opačně.  
 +    * Modul by měl zvládat konverzi různé datové šířky audio samplu a multiplexování více audio streamu do jednoho I2S interfacu.
  
-  * **Vysoce spolehlivý systém železničního zabezpečovacího zařízení založeného na dvou FPGA obvodech** - Prostudujte stávající zrealizované HW zařízení. Prostudujte knihovnu prvků realizujících jednotlivé částí zabezpečovacího systému železnice. Pro toto zařízení napište firmware pro mikrořadič ​spolehlivý řídicí systém popsaný v jazyce VHDL to tak, aby docházelo k vzájemné kontrole obou FPGA obvodů. Řídicí systém musí využívat samočinně testované obvody pro zajištění detekce poruch. Celý systém musí umožňovat vložení poruchy. Návrh ověřte ​na příkladu zabezpečení železniční staniceSystém v případě detekce poruchy provede rekonfiguraci špatného FPGA obvodu. BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​5. Efektivní (de)interlacing 12G SDI videa 
 +    ​Navrhněte a zrealizujte (de)interlacer 6G 12G SDI videa do progressive formátu.  
 +    * Modul může pracovat jak nad SDI formátem, tak na Native video formátem.
  
-  ​* **Programovatelný stmívač světel pro domácí zvířata*Navrhněte ​zařízení pro stmívání světel řízené mikrořadičemZařízení bude umožňovat stmívat 2 žárovky. Pro zadání průběhu stmívání napište aplikaci. Zařízení bude možné připojit k PC s pomocí USB rozhraníUpřesňující pokyny zadavatele (kanárek domácí: pí píp - pí - píp pí pí píp) BP - doba práce 2 semestry (volné) (50% SW, 50% HW)+  ​6. Embedded audio konvertor na AXi4 Stream a zpě
 +    ​* Navrhněte ​a zrealizujte konverzní modul v FPGA z SDI Embedded audia na interface AXI4 Stream a opačně.  
 +    * Modul by měl zvládat konverzi různé datové ​šířky audio samplu.
  
-  ​* **Univerzální řadič displejů** - Prozkoumejte existující řešení. ​Navrhněte a zrealizujte ​řadič displeje umožňující jednoduchou komunikaci ​se znakovým displejem. Komunikace bude probíhat po sériové linceBP, - doba práce 2 semestry (volné) (60% HW, 40% SW )+  ​7. Nízkolatenční komprese v FPGA s využitím vlnové transformace 
 +    ​* Navrhněte a zrealizujte ​nízkolatenční video kodek v FPGA založený na vlnkové transformaci.  
 +    * Latence kodeku by se měla pohybovat v jednotkách řádků videa.
  
-  * **Zařízení pro přenos lokálních informací do internetu s pomocí existujících wifi routeru** ​Prostudujte existující řešení úpravy wifi routerů za účelem modifikace a vylepšení jejich funkcí. Upravte linuxové jádro wifi routeru tak, aby bylo možné nahrávat a ukládat vlastní přeložený kód. K wifi routeru připojte jednoduché zařízení (RFID čtečka, teploměr, apod). BP, DP - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+===== Available projects SW external =====
  
-  ​* **Implementace USB rozhraní FPGA obvodem** ​Seznamte se problematikou USB rozhraní realizovaného FPGA obvody. Prostudujte stávající způsoby realizace tohoto USB rozhraní. Navrhněte realizujte funkční zařízení, které bude umožňovat přenos dat pomocí USB rozhraní realizované FPGA obvodemProstudujte existující řešení USB ovladačů. Na základě získaných informací vytvořte vlastní USB ovladač podporující navržené řešeníNa jednoduché aplikaci demonstrujte funkci vytvořeného řešení. Při návrhu se zaměřte na co možná nejjednodušší ​řešení, které bude umožňovat ​enášet jen jednoduché informace. BP, DP - doba práce 2-4 semestry (volné) (50% HW, 50% SW )+  ​1. Optimalizace Java aplikací pro horizontální škálování v moderní mikroservisní architektuře ​spolupráce ​průmyslem 
 +    * využití AoT kompilace a minimalizace start-up času 
 +    * výběr vhodného JVM analýza jeho výhod pro minimální náročnost na prostředky (např. GraalVM) 
 +    * využití vhodného frameworku a analýza jeho výhod (např. Quarkus) 
 +    * analýza ​možností využití pro serverless architekturu (např. Knative) 
 +    * využití komunikace ​es gRPC 
 +    * podpora feature flagů pro release management 
 +    * vlastní zadání
  
-  * **Síťový simulátor pro výukové účely na bázi prvků OS Linux CISCO směrovačů ​(Network simulator based on Linux OS component and CISCO routers)*Prostudujte existující ​řešeníDoplňte některé další síťové prvky do již existujícího simulátoru. BP, DP doba práce 2 semestry ​(volné) (100% SW)+  ​2. Virtualizace a izolace aplikačních prostředí - spolupráce s průmyslem 
 +    ​využití OCI kontejnerů jako způsob doručování aplikací 
 +    ​analýza bezpečnostních chyb využívané technologie docker ​možnosti jejich eliminace 
 +    * porovnání s jinými přístupy ​(např. podman, buildah apod.) 
 +    ​lokální orchestrace kontejnerů (docker-compose vs podman-compose) 
 +    * vnořování kontejnerů (např. docker(-compose)-in-docker/​podman) 
 +    * vlastnosti container file systemů ​(např. OverlayFS) 
 +    * bezpečné ​(rootlessspuštění více kontejnerů uvnitř kontejneru
  
-  ​* **Zařízení pro sledování objektu ​nízkou spotřebou** - Prostudujte existující řešení. Navrhněte vlastní zařízení umožňující pořízení a odeslání fotografie přes internet z okolí sledovaného objektukterý není připojen trvale k internetu ani k elektrické sítíDůraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu. Sledovací zařízení bude umožňovat získání fotografie okolí s různou kvalitouBPDP - doba práce 2 semestry (volné) (10% HW90% SW)+  ​3. Orchestrace kontejnerů v distribuovaném on-premise prostředí - spolupráce ​průmyslem 
 +    ​porovnání vlastností využívaných pro jako container runtime (containerd vs docker vs CRI-O) 
 +    * kubernetes vs jeho komerční distribuce (openshift, tanzu) 
 +    * helm vs yaml manifesty (+ možnosti jejich úpravnapř. kustomize) 
 +    * realizace ingress load balancerů v lokálním on-premise prosředí 
 +    * vytvoření persistence v distribuovaném prostředí (např. CephRook, GlusterFS apod.) 
 +    * správa citlivých údajů ​(šifrování kubernetes secretsPAM nástroje) 
 +    * vytvoření vlastního kubernetes operátora (vlastní zadání)
  
-  ​* **Generátor samoopravných kódů: HammingRSBCHLDPC** - Prostudujte existující ​ření. Navrhněte vlastní generátor samoopravných kódů. Zadávat bude možné libovolný generující polynom, popřípadě bude možné specifikovat vlastnosti kódu. Zvolte vhodný výstupní formátBP, DP - doba práce 2-4 semestry ​(volné) (100% SW)+  ​4. Podpora vývoje a administrace prostředí prostřednictvím automatizace - spolupráce s průmyslem 
 +    * analýza praktik DevOps přístupu, GitOpsSecOpsChatOpsAIOps 
 +    ​analýza a představení SRE (Site reliability engineering) praktik 
 +    ​vytvoření ​a nasazení prostředí pro kompletní podporu ​životního cyklu aplikace naplňující znaky GitOps a IaaC (infrastructure as a code) 
 +    * zabezpečení SVC repozitářů přes GPG klíče 
 +    * podpora IaaC nástrojů (ansible, chef+puppet,​ cloud vendor proprietární nástroje, terraform) 
 +    * využití CI nástroje s dynamickým vytěžováním zdrojů dle aktuální zátěže (návrh tzvCI farmy) 
 +    * podpora deklarativního popisu činností ​(pipelines) 
 +    * porovnání známých CI nástrojů ​(jenkins, jenkins-x, gitlab, tekton, github actions) 
 +    * návrh procesů pro validaci aplikací před jejich nasazením prostřednictvím testů
  
-  * **Simulátor procesoru DOP** - Prostudujte existující řešení. V programovacím jazyku Java implementujte simulátor výukového procesoru DOP-v3. Simulátor musí obsahovat editor a překladač zdrojových mikroprogramů (mikroassembler). Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku (SimDOP). Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​5. Projekty zadané externím zadavatelem 
 +    ​seznam zadavatelů že
  
-  ​* **Generátor obvodů pro předmět ČAO** - Prozkoumejte existující řešení pro kreslení elektrických obvodů. Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů vytvářet obvodyBPDP - doba práce 2-4 semestry (volné) (100% SW)+**Pokud máte o téma zájem, napište mi email. Rezervace v systému bpm nemá žádnou váhuPokud se Vám nelíbí žádné z nabízených tématkoukněte do archívu dostupných zadání.**
  
-  * **Procesory pro FPGA obvody (Soft processors for FPGA circuits)** - Prostudujte existující řešení procesorů popsaných v jazyce VHDL. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Vyberte vhodný procesor s ohledem na dostupnost překladačů jazyka C do ASM.  Zaměřte se zejména na hotové implementace procesoru AVR. Vytvořte knihovnu pro ovládání základních periferií. Pro přípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny. BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW) 
  
-  * **Rychlé ethernetové jádro (High speed ethernet core)** - Prostudujte stávající řešení ethernetového jádra pracujícího na rychlostech 1G, 100M napsané v jazyce Verilog dostupné na stránce www.opencores.org a VHDL dostupné jako diplomová práce. Navrhněte a zrealizujte vlastní řešení 1G, 100M ethernetového jádra napsaného v jazyce VHDL a to tak, aby bylo možné využít pouze jednu hodinovou doménu. Pro jednotlivé částí i pro celé jádro proveďte verifikaci. Pro výsledné jádro napište testovací aplikaci demonstrující funkci jádra na všech realizovaných rychlostech. Pro realizaci použijte vývojovou desku Xilinx. (BP, DP 2-4 semestry)+  *[[project:​2018:​proj_archiv|Návrhy zadání dostupných projektů]]
  
-  * **Modul pro správu projektů s VHDL soubory** - Prostudujte stávající řešení vývojového nástroje pro správu VHDL projektů. Do již existujícího řešení implementujte modul, který bude umožňovat přidat do souboru libovolný signál a přenést ho do vyšších úrovní zdrojových VHDL kódů. Vylepšete stávající řešení pro kontrolu konzistence VHDL souborů. V případě potřeby navrhněte nové vývojové prostředí. Otestujte generátor VHDL kódu na základě zadaných parametrů uživatele. Jako programovací jazyk zvolte Javu (BP, DP 2-4 semestry, možnost práce více studentů najednou jako tým) 
  
-  ​**Portace operačního systému android na vývojovou desku s procesorem ARM** - Prostudujte existující řešení. Analyzujte možnosti portace operačního systému pro vývojovou desku Raspberry pi a BeagleBone Black. Na jednu z těchto desek proveďte portaci a vytvořte knihovny pro obsluhu periferií. Pro vytvořenou knihovnu vytvořte demo aplikaci. (BP, DP 2-4 semestry)+===== Projekty zadané externím zadavatelem ===== 
 + 
 +  ​[[project:​eaton:​proj_eaton|EATON HW/SW]] 
  
-  * **FPGA deska řízená procesorem ARM** - Navrhněte zařízení obsahující FPGA obvod a procesor ARM. Mezi těmito obvody vytvořte komunikační linku vhodnou pro řízení FPGA obvodu s pomoci procesoru ARM. Zvolte vhodnou desku obsahující FPGA obvod. Pro řízení FPGA obvodu použijte vývojový kit Raspberry Pi osazený obvodem ARM. Vytvořte knihovnu funkcí pro procesor ARM umožňující komunikaci s FPGA obvodem. Pro ověření funkce celého spojení vytvořte testovací aplikaci. (BP, DP 2-4 semestry) 
  
-  * **Správa slovní zásoby pro os Android** - Vytvořte aplikaci pro správu slovní zásoby. Aplikace bude umožňovat import a export slovíček s pomocí textového souboru. Aplikace bude umožňovat zpracovávat velké objemy slov (10 - 20 tisíc). Důraz bude také kladen na rychlost zpracování slov, ovladatelnost a vhodné grafické prostředí. (BP, DP 2-4 semestry) 
  
-  * **Knihovna funkcí v jazyce C pro mikrořadič ARM 32 firmy ATMEL** (BP, DP 2-4 semestry) 
  
-  * **Jednoduchý TCP/IP stack pro malé procesory** (BP, DP 2-4 semestry) 
 ===== All defended works ===== ===== All defended works =====
  
-**BP a DP defended works on CTU in Prague FEL/FIT:** [[http://dip.felk.cvut.cz|BP a DP]]+**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]]
  
-===== All projects archives 2004 - 2014 =====+===== All projects archives 2004 - 2019 =====
  
 +  *[[project:​2022:​proj_2022|Realized projects 2022]]
 +  *[[project:​2021:​proj_2021|Realized projects 2021]]
 +  *[[project:​2020:​proj_2020|Realized projects 2020]]
 +  *[[project:​2019:​proj_2019|Realized projects 2019]]
 +  *[[project:​2018:​proj_2018|Realized projects 2018]]
 +  *[[project:​2017:​proj_2017|Realized projects 2017]]
 +  *[[project:​2016:​proj_2016|Realized projects 2016]]
 +  *[[project:​2015:​proj_2015|Realized projects 2015]]
   *[[project:​2014:​proj_2014|Realized projects 2014]]   *[[project:​2014:​proj_2014|Realized projects 2014]]
   *[[project:​2013:​proj_2013|Realized projects 2013]]   *[[project:​2013:​proj_2013|Realized projects 2013]]
project/proj_list.txt · Last modified: 2024/02/15 10:30 by xkubalik