User Tools

Site Tools


project:proj_list

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
Next revision Both sides next revision
project:proj_list [2015/01/27 10:29]
xkubalik [Actual works]
project:proj_list [2020/09/29 12:35]
xkubalik
Line 1: Line 1:
 ====== All projects ====== ====== All projects ======
-===== Actual works =====+===== Current projects ​=====
  
-  * **Softwarová podpora hardwarového rozšíření pro platformu ​Raspberry PI (Software library used for hardware extension of Raspberry Pi)** (BP - Vico Bohdan- Proveďte tyto úkoly: +  * **Dálkově ovládané 4kolé vozítko využívající ​platformu ​Arduino ​(4-wheels vehicle using the Arduino platform with a remote control ​)** (BP - Zemánek Martin
-    * Prostudujte ​existující řešení +    * Prozkoumejte ​existující řešení ​dálkově ovládaných 4kolých vozítek 
-    * Vyberte operační systém vhodný pro ovládání a komunikaci s hardware přes rozšiřující rozhraní. +    * Navrhněte vlastní ​řešení řízení 4kolého vozítka ​s pomocí ​platformy Arduino 
-    * Vytvořte knihovnu funkcí v programovacím jazyce C pro ovládání jednotlivých pinů rozšiřujícího rozhraní včetně sériové linky. +    * Aplikace pro Arduino bude umožňovat ​řízení každého kola takaby bylo možné ​jezdit všemi směry
-    * Propojte vývojovou desku Raspberry PI s PC s pomocí ​sériové linky. +    * Veškeré ​řízení pohybu vozítka bude provedeno ​pomocí dálkového ovládání
-    * Pro ovládání periferií vytvořte jednoduché webové rozhraníkde bude možné ​nastavovat a číst jednotlivé stavy pinů rozhraní. +    * Vozítko ​bude na sobě obsahovat ​další senzory potřebné pro pohyb a LED diody pro signalizaci směru
-    * Umožněte s pomocí webového rozhraní posílat a číst informace ze sériové linky+    * Navržené řešení zrealizujte ​řádně otestujte.
-    * Pro zvolený operační systém vytvořte aplikaci, která zprostředkovává komunikaci webového rozhraní ​hardware+
-    * Vytvořená aplikace ​bude obsahovat ​soubor proměnných, které bude možné nastavovat s pomocí webového rozhraní a s pomocí PC přes sériovou linku+
-    * Vytvořte podrobnou dokumentaci popisující důležité kroky nutné k přidání dalšího rozhraní ​odpovídající modifikaci webového rozhraní.+
  
-  * **Zařízení ​pro sledování objektu s nízkou spotřebou** (Low power camera trap used for building monitoring)(BP - Václav Vanc+  * **Platforma ​pro podporu interaktivního městského mobiliáře využívající procesor ESP32 (ESP32 Based Platform Supporting Interactive Street Furniture)** (BP - Topič Jakub
-    ​* Prostudujte ​existující řešení. +    ​- Prozkoumejte ​existující řešení. 
-    ​* Navrhněte vlastní ​zařízení umožňující ​pořízení a odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítí+    ​- Pomocí metod softwarového inženýrství navrhněte vlastní řešení vyhovující níže uvedeným ​požadavkům
-    ​* Vyberte vhodný procesor sloužící ke komunikaci s GSM modulem ​kamerou+    ​- Navržené řešení zrealizujte,​ naprogramujte,​ řádně ho zdokumentujte ​otestujte
-    ​* Důraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu+    ​- Výsledné ​řešení bude zahrnovat ​řídicí jednotku, instalovanou do laviček a stolů, a webovou aplikaci
-    ​* Zařízení ​bude umožňovat data ukládat ​na SD kartu. +    ​- Řídicí jednotka ​bude postavena na vlastním HW (založeném na ESP32) ​a bude splňovat následující požadavky: 
-    * Nastavení parametrů ​doby snímání fotografie ​bude možné s pomocí SMS zpráv. +      podpora nabíjení mobilních ​zařízení ​a měření spotřeby přes USB porty, 
-    Navržené ​zařízení ​zrealizujte. +      komunikace s regulátory solárních panelů, 
-    Vytvořte knihovnu funkcí umožňující ovládat dostupné periferie. +      * měření napětí záložních baterií, 
-    Pro výsledné ​ření vytvořte demonstrační aplikaci+      spínání LED osvětlení a ventilátoru,​ 
-    ​* Výsledné zařízení otestujte.+      * měření ​meteorologických dat (teplota, tlak, vlhkost), 
 +      * možnost vzdálené aktualizace firmware. 
 +    - Webová aplikace bude dostupná přes internet a bude sloužit k zobrazení naměřených dat a ke správě a konfiguraci instalovaných řídicích jednotek
 +    ​- Řídicí jednotky budou komunikovat se serverovou částí webové aplikace prostřednictvím sítě internet, ke které se připojí přes WiFi.
  
-  * **Multiplatformní grafická aplikace ​pro simulaci mikroprogramovaného procesoru DOP v3(Cross-platform ​graphical simulator of micro-programmed processor DOP)** (DP Miškovský Vojtěch+  * **Platforma ​pro chytrou domácnost využivající WIFI spojení jednotek s RaspberryPI ​(The smart home platform ​based on RaspberryPI using WIFI connection)** (BP Trejdl Tomáš) 
-    ​* Prostudujte ​existující řešení. +    ​- Prozkoumejte ​existující řešení. 
-    ​* V programovacím jazyku C++ implementujte simulátor výukového procesoru DOP-v3+    - Pomocí metod softwarového inženýrství navrhněte vlastní řešení vyhovující níže uvedeným požadavkům
-    ​* Aplikaci bude možné spouštět pod OS Microsoft Windows i OS Linux+    ​- Navržené řešení zrealizujte,​ naprogramujte,​ řádně ho zdokumentujte a otestujte
-    * Simulátor musí obsahovat editor mikroprogramu a překladač zdrojových mikroprogramů (mikroassembler). +    ​- Požadavky:​ 
-    Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru ​používaného pro výuku předmětu BI-JPO (jednotky počítače). +      ​základem celého zařízení bude webová aplikace běžící na platformě RaspberryPI ​ 
-    Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení. +      pro jednotlivá zařízení v domácnosti ​použijte modul s ESP8266 a implementujte vlastní firmware v prostředí Arduino 
-    Simulátor musí umožňovat ​zobrazit aktuální stav jednotlivých registrů procesoru DoP a to včetně těch, které jsou programátorsky nedostupné. +      * zařízení spolu budou komunikovat prostřednictvím wifi sítě 
-    Pro uživatele vytvořte jednoduchou uživatelskou příručku. +      v domácnosti bude možné sledovat teplotu a detekovat otevření dveří 
-    Výsledné řešení ​otestujte.+      * ovládat bude možné zásuvky a světla 
 +      aplikace bude umožňovat ​konfiguraci zařízení s pomocí webové aplikace 
 +      * dale bude možné graficky zobrazovat průběh teploty 
 +      zaměřte se hlavne na efektivní práci s větším množstvím modulů 
 +      jednoduchý protokol pro komunikaci s možností snadného rozšíření
  
-  * **Programovatelný stmívač světel pro domácí zvířata** (Programmable light dimmer for domestic animals)(BP - Červenka Ondřej+  * ** Zařízení pro monitorování a zobrazování informací o aktuálním stavu provozu automobilu ​(The automotive data logging device)** - (BP - Bohm Jakub
-    * Prostudujte ​existující řešení. +    * Prozkoumejte ​existující řešení. 
-    * Vyberte ​vhodný procesor pro realizaci+    * Vyberte ​vhodnou HW platformu
-    * Zařízení bude umožňovat nastavení stmívání pro 2 místnosti+    * Vyberte vhodný programovací jazyk
-    * Ovládání bude možné lokálně zařízení ​s pomocí displeje a tlačítek a také vzdáleně s pomocí PC. +    * Navrhněte vlastní řešení splňující tyto požadavky:​ 
-    Pro ovládání stmívání ​detekcí vnějšího osvětlení vytvořte knihovnu v jazyce c pro zvolený procesor. +      * malé kompaktní ​zařízení 
-    Pro ovládání ​PC vytvořte jednoduchou aplikaci. +      zařízení bude obsahovat display, GPS modul, akcelerometr,​ RTC obvod, A/D převodníky 
-    Navržené zařízení ​zrealizujte a vytvořenou knihovnu včetně aplikace v PC otestujte.+      * zařízení bude umožňovat zobrazování hodnoty z A/D převodníku ​dalších čidel ​ 
 +      bezdrátová komunikace ​mobilním telefonem 
 +      možnost konfigurace 
 +    * Výsledné ​řešení ​zrealizujte a řádně otestujte.
  
-  * **FPGA deska řízená procesorem ARM** (FPGA board controlled ​by ARM processor)(BP - Elena Filipenková+  * **Dálkově ovládaná meteostanice s nízkou spotřebou (The remotely ​controlled ​low power weather station)** - (BP - Jilek Vojtěch
-    ​* Prostudujte ​existující řešení. +    ​- Prozkoumejte ​existující řešení. 
-    ​Navrhněte zařízení ​obsahující FPGA obvod a procesor ARM. +    ​Navrhněte ​a zrealizujte ​zařízení ​pro vzdálené měření meteorologických dat 
-    ​* Zvolte vhodnou desku obsahujícíFPGA obvod, tlačítka, přepínačedisplay. +    ​- Zařízení bude splňovat tyto požadavky: 
-    Pro řízení FPGA obvodu ​použijte ​vývojový kit Raspberry Pi osazený obvodem ARM. +      * stanice bude poskytovat měření teplotyvlhkosti, tlaku a koncentrace CO2 
-    Mezi těmito obvody vytvořte komunikační linku vhodnou pro řízení ​FPGA obvodu ​pomoci procesoru ARM. +      jako řídicí platformu ​použijte ​Arduino s procesorem ATmega2560 
-    Řízení a zjištění stavu desky bude možné ​s pomocí minimálně 32x16b registrů. +      zařízení ​bude komunikovat ​pomocí bluetooth a SMS zpráv s mobilním telefonem 
-    Vytvořte knihovnu funkcí pro FPGA desku umožňující nastavovat a ovládat základní periferie této desky procesorem ARM. +      pomocí vzdálené komunikace ​bude možné ​zařízení konfigurovat 
-    Pro FPGA desku vytvořte aplikaci umožňující zobrazovat stav registrů určených pro nastavení parametrů desky. +      zařízení bude umožňovat záznam naměřených dat 
-    Pro procesor ARM vytvořte jednoduchou aplikaci umožňující nastavovat a zjišťovat stav FPGA desky. +      celý návrh bude proveden s ohledem na nízkou spotřebu  
-    Výsledné ​řešení otestujte+      pro výsledné zařízení naprogramujte obslužnou aplikací 
 +      aplikaci implementujte v jazyku C 
 +      * výsledné ​řešení ​řádně ​otestujte
  
-  * **Generátor elektrických obvodů pro předmět ČAO** (Automatic analog circuit generator)(BP - František Veselý) 
-    * Prozkoumejte existující řešení pro kreslení elektrických obvodů. 
-    * Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů automaticky náhodně generovat jednoduché obvody složené ze zdroje napájení, kondenzátorů,​ rezistorů a cívek. 
-    * Aplikace bude umožňovat nastavit hodnoty a typ součástky v obvodu. 
-    * Výsledné schéma bude možné překreslit tak, aby se změnila pouze pozice součástky. 
-    * Vygenerované schéma bude možné uložit do formátu XML a opětovně načíst. 
-    * Aplikace bude umožňovat popsat obvod s pomocí rovnic a to jak v časové oblasti, tak s pomocí fázorů. 
-    * Aplikace bude dále umožňovat generovat rovnice pro celkovou impedanci na vstupních svorkách a přenos. 
-    * Vygenerované rovnice bude možné bez úprav vložit do programu Wolfram Mathematica a zpracovat. 
-    * Při generování rovnic bude možné zvolit směr proudu a napětí ručně, popřípadě automaticky. 
-    * Výsledné řešení otestujte. 
-===== Available works ===== 
  
-**Pokud máte o téma zájemnapište mi emailRezervace v systému bpm nemá žádnou váhu.**+  ​* **Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů (Design of dependable system based on error control codes for FPGA)** - (DP - Pail Vojtěch) 
 +    * Prozkoumejte existující metody řešení. 
 +    * Analyzujte vlastnosti různých typů kombinačních obvodů pomocí sady benchmarků z hlediska odolnosti proti poruchám. Využijte simulační software dostupný na KČN. 
 +    * Na základě takto získaných dat nalezněnte vhodný bezpečnostní kód, který bude schopen tyto poruchy detekovat, popř. i opravovat takaby redundance (area ovehead) byla co nejmenší. 
 +    * Specifikujte požadavky na úpravu simulačního softwaru tak, aby obsahoval podporu pro výběr nejvhodnějšího kódu. 
 +    ​Navržený způsob řešení ověřte na několka příkladech konkrétních obvodů a kódů. 
 +    ​Vytvořte klasifikaci obvodů s hlediska možností opravy/​detekce poruch.
  
-  * **Generátor referencí na základě dat uložených ve formátu XML** - Proveďte rešerší existujících řešení. Navrhněte a zrealizujte aplikaci pro generování seznamu referencí na základě dat uložených v XML souboru a šablony pro generování referencí. Reference bude možné vytvářet i hierarchicky. Výstupní formát bude možné konfigurovat s pomocí konfiguračního souboru. Aplikace bude umožňovat editovat jednotlivé záznamy uložené v souboru XML a vytvářet vazby mezi referencemi,​ jako je například tento článek byl citovat v těchto publikacích. BP - doba práce 2 semestry (volné) (100% SW) 
  
-  * **Linuxové jádro pro vestavěný procesor** - Proveďte rešerši existujících linuxových jader pro vestavěné procesory a najděte vhodné ​řešení ​pro procesor ARM osazený na desce beagleboard. Pro tuto desku s pomocí ​linuxového jádra rozchoďte všechny periférie a napište demo aplikaci. ​BP, DP doba práce 2-4 semestry (volné) (100% SW)+  * **Programovatelný generátor průběhu (sinus, trojúhelník,​ obdélník) (Programmable wave generator (sine, triangle, square))** - (BP - Hevessy Karel) 
 +    - Prozkoumejte existující řešení generování průběhů s pomocí DDS generátorů. 
 +    - Navrhněte a zrealizujte zařízení ​pro generování sinusového,​ trojúhelníkového a obdélníkového průběhu. 
 +    - Pro zařízení vyberte vhodnou platformu pro řízení DDS generátorů. 
 +    - Zařízení bude možné ovládat ​s pomocí ​grafického dotykového displeje. 
 +    - Pro výsledné zařízení naprogramujte obslužnou ​aplikaci. 
 +    ​Aplikaci naprogramujte v jazyce C/C++. 
 +    ​Výsledné zařízení otestujte.
  
-  * **Programovatelný softwarový generátor všech typů paketů** BP doba práce 2 semestry ​(volné) (100% SW)+  * **Zařízení pro sledovaní domácnosti pomocí vestavěných systémů využívající GSM síť k přenosu dat (Smart home embedded surveillance device communicating with a mobile network)** - (DP - Procházka Vojtěch) 
 +      - Prozkoumejte existující řešení. 
 +      - Navrhněte a zrealizujte vlastní zařízení umožňující sledování domácnosti. 
 +      - Zaměřte se zejména na možnost přenášet data mezí zařízením a vzdáleným serverem s co možná nejnižší spotřebou energie. 
 +      - Zařízení navrhněte tak, aby bylo možné přenášet větší objem dat. 
 +      - Pro demonstraci správné funkce připojte k zařízení kameru a v určitých intervalech přenášejte statické fotografie. 
 +      - Vytvořte jednoduchý server pro příjem dat ze vzdáleného zařízení. 
 +      - Výsledné řešení otestujte a proveďte analýzu spotřeby v závislosti na množství přenášených dat.
  
-  * **Programovatelný hardwarový generátor všech typů paketů** BP, DP doba práce 2-4 semestry (volné) (80% SW20% HW)+  * **Aplikace pro analýzu průmyslových sběrnic včetně hardwarového trigeru (Application for analysis of industrial buses with hardware trigger)** - (BP - Olekšák Matuš) 
 +    - Prozkoumejte existující řešení. 
 +    - Navrhněte a zrealizujte vlastní aplikaci pro analýzu a zpracování dat z průmyslových sběrnic. 
 +    - Systém musí umožnit zachycení komunikace přes CAN sběrnici v režimu CAN FDsériové linky, HTTP streamu a veškerou komunikaci přes Ethernet. 
 +    ​Aplikace musí být ovladatelná přes webové API. 
 +    ​Aplikace musí být schopná konfigurovat jednotlivé platformykteré budou obsahovat uživatelem zvolené sběrnice. 
 +    - Pro synchronizaci a vytváření značek navrhněte a zrealizujte jednoduchý hardware, umožňující spouštět analýzu a vytvářet značky na základě stisknutého tlačítka. 
 +    - Výsledné řešení otestujte.
  
-  * **Jednoduchý překladač z jazyka c do mikroprogramu - Simple translator from C to microcode description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného ​jazyce VHDL. Prozkoumejte existující ​řešeníJazyk c bude podporovat vybrané celočíselné ​binární typy proměnnýchPřekladač bude schopen přeložit následující prvky jazyka Caritmetické ​logické operacepodmíněný výraz if (else if, else), cyklus while, cyklus for a íkaz goto. Implementace bude s ohledem ​na multiplatformnost provedena ​jazyce Java(BP, DP) doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  * ** Nástroj pro generování bezpečnostních kódu ve VHDL s pomocí programu Wolfram Mathematica (Error control code generator tool in VHLD language using Wolfram Mathematica)** - (BP - Ganeev Timur) 
 +    - Prozkoumejte existující řešení. 
 +    ​- Navrhněte a naprogramujte nástroj (sadu nástrojůprostředí Wolfram Mathematica umožňující generovat bezpečnostní kódy. 
 +    - Vstupem do generátoru budou základní parametry pro zvolený bezpečnostní kód (počet vstupních vodičů, název výstupních souboru apod.). 
 +    - Výstupem generátoru budou 3 VHDL soubory sloužící jako kodér, dekodér ​testbench pro zvolený kód. 
 +    - Zaměřte se zejména na základní paralelní kódysudá parita, Hammingův kód rozšířený Hammingův kód dále pak na seriové kódyjako jsou kódy generované mnohočleny ​(cyklický kód)
 +    - Pro každý kód vytvořte několik ​íkladů, ​na kterých ​simulačním nástroji ModelSim ukážete správnou funkci generovaných souborů. 
 +    ​Zároveň pro každý vytvořený příklad zjistěte spotřebované zdroje při implementaci v FPGA obvodu. 
 +    ​Výsledné řešení řádně otestujte.
  
-  * **Jednoduchý překladač z jazyka c do automatového popisu ​ - Simple translator from C to automata description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDLProzkoumejte existující řešení. Jazyk c bude podporovat vybrané celočíselné ​binární typy proměnnýchPřekladač bude schopen přeložit následující prvky jazyka C: aritmetické ​logické operace, podmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz goto. Implementace bude s ohledem ​na multiplatformnost provedena ​jazyce Java(BP, DP) doba práce 2-4 semestry (volné) (90% SW10% HW)+  * ** Nástroj pro generování násobiček a děliček ve VHDL s pomocí programu Volfram Mathematica (Multiplier and divider circuit generator tool in VHLD language using Wolfram Mathematica)** - (BP - Kougl Ladislav) 
 +    - Prozkoumejte existující řešení. 
 +    ​- Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica umožňující generovat násobičky a děličky. 
 +    - Vstupem do generátoru násobičky a děličky bude typ operace, šířka vodičů a počet bitů na číslici. 
 +    - Generátor násobičky ​bude umožňovat násobení ​čísel bez znaménka, čísel v doplňkovém kódu to i za použití relativních číslic. 
 +    - Generátor děliček bude umožňovat dělit celá čísla ​čísla menší než jedna. Zaměřte se i na použití dělení čísel využívající metody SRT. 
 +    - Pro každý typ násobení ​dělení vytvořte několik ​íkladů, ​na kterých ​simulačním nástroji ModelSim ukážete správnou funkci generátorů. 
 +    ​Zaměřte se na prezentaci algoritmu násobení a dělení v programu Wolfram Mathematica takaby byl zřejmý jejich princip. 
 +    - Výsledné řešení řádně otestujte.  
 +   
 +===== Available projects =====
  
-    * **Šifrování dat na pevném SATA disku ipojeném přes ethernetové rozhraní** - Prostudujte existující hardwarová ​řešení šifrování dat na pevném disku. Navrhněte a zrealizujte ​vlastní ​řešení napsané v jazyce VHDL. Pro návrh použijte existující ethernetové jádro napsané v jazyce VHDL. (DP) - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  1. Arduino HW/SW 
 +    ​GPS ijímač a jeho aplikace 
 +    ​Meteo stanice 
 +    * GSM modém a jeho aplikace 
 +    * NFC a bezkontaktní karty 
 +    * univerzální desky s různými periferiemi 
 +    ​* řízení modelu auta 
 +    * generator analogových průběhů 
 +    * vlastní ​zadání 
 +    * Wifi a ESP32/​ESP2866
  
-  * **Sada nástrojů ​pro On-Line diagnostiku** (Set of tools for On-Line test- Naprogramujte sadu nástrojů pro On-Line diagnostiku. Nástroje budou založeny na již existujícím nástroji pro práci s obvody. Tento nástroj zmodifikujte tak, aby umožňoval použít libovolnou techniku pro On-Line testování založenou na bezpečnostních kódech (sudá parita, zdvojení, Berger kód, Hamming kód, atp.). Výsledné ​řešení bude umožňovat načtení vstupního obvodu, jeho modifikaci na samočinně zabezpečený obvod a jeho konverzi do příslušných VHDL kódů. Aplikace bude podporovat i rozsáhlejší návrh složený z více částí. BP, DP doba práce 2-4 semestry (volné) (100% SW)+  ​2. Volfram Mathematica 
 +    ​bezpečnostní kódy 
 +    ​kódy pro kryptografií 
 +    ​matematické funkce realizované v HW 
 +    ​aritmetický procesor v GF(2^2^n) 
 +    * efiktivita protokolů pro předmět BI-PSI 
 +    * vlastní zadání
  
-  * **Rychlý osciloskop postavený ​pomocí FPGA** (High speed scope based on FPGA) - Navrhněte a zrealizujte levný 1 kanálový 50 Mhz osciloskop postavený s pomocí desky Starter board s obvodem Spartan3e. Jako základ použijte modul tvořený analogovým vstupem s A/D evodníkem. Tento modul upravte tak, aby splňoval požadavky kladené na vstupní ​části osciloskopu takovýchto parametrů. Pro desku Spartan 3E napište aplikaci ​pro zpracování dat získaných s A/D převodníku. Získaná data zobrazte. ​ BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​3. Visual C++/C# 
 +    ​aplikace pro komunikaci s periferiemi v PC 
 +    ​aplikace pro komunikaci ​procesorem Zynq 
 +    ​aplikace pro správu projektu ve VHDL 
 +    ​* překladač
 +    * grafické aplikace ​pro výuku 
 +    * vlastní zadání
  
-  * **JTAG SPI USB programátor ​pro ATMEL*- Navrhněte programátor včetně programovatelné redukce pro programování mikrořadičů Atmel. BP, DP - doba práce 2-4 semestry ​(volné) (50% SW50% HW)+  ​4. Jazyk VHDL 
 +    ​návrh hardware ​pro bezpečnostní kódy 
 +    ​generátor průběhů (sinusovka, obdelník, trojuhelník) 
 +    * osciloskop 
 +    * návrh hardware pro realizaci matematických funkcí 
 +    * implementace procesoru/​periferié procesoru ​(ARMZ80, AVR, ...) 
 +    * HW podpora SoC (Zynq) 
 +    * aritmetický procesor v GF(2^2^n) 
 +    * Hry pro FPGA 
 +    * vlastní zadání
  
-  * **Vysoce spolehlivý systém železničního zabezpečovacího ​zařízení ​založeného na dvou FPGA obvodech** - Prostudujte stávající zrealizované HW zařízení. Prostudujte knihovnu prvků realizujících jednotlivé částí zabezpečovacího systému železnice. Pro toto zařízení napište firmware pro mikrořadič a spolehlivý řídicí systém popsaný v jazyce VHDL a to tak, aby docházelo k vzájemné kontrole obou FPGA obvodů. Řídicí systém musí využívat samočinně testované obvody pro zajištění detekce poruch. Celý systém musí umožňovat vložení poruchy. Návrh ověřte na příkladu zabezpečení železniční stanice. Systém v případě detekce poruchy provede rekonfiguraci špatného FPGA obvodu. BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​5. Plošné spoje 
 +    ​návrh ​zařízení ​s porcesorem atmel + drobné periferié 
 +    ​* zařízení ​s nízkou spotřebou 
 +    * vlastní zadání
  
-  * **Programovatelný stmívač světel pro domácí zvířata** - Navrhněte zařízení pro stmívání světel řízené mikrořadičem. Zařízení bude umožňovat stmívat 2 žárovky. Pro zadání ​průběhu stmívání napište aplikaci. Zařízení bude možné připojit k PC s pomocí USB rozhraní. Upřesňující pokyny zadavatele (kanárek domácí: pí píp - pí - píp pí pí píp) BP - doba práce 2 semestry (volné) (50% SW, 50% HW)+  ​6. Raspberry PI 
 +    ​ovládání jednoduchých periferií 
 +    ​chytré síť, ovládání periferií přes ethernet 
 +    ​vzdálená správa sítí 
 +    ​vlastní ​zadání
  
-  * **Univerzální řadič displejů** - Prozkoumejte existující řešení. Navrhněte a zrealizujte řadič displeje umožňující jednoduchou komunikaci se znakovým displejem. Komunikace bude probíhat po sériové lince. BP, - doba práce 2 semestry ​(volné) (60% HW40% SW )+  ​7. Android 
 +    ​aplikace pro práci s hardware ​(raspberry PIArduino a jiné)
  
-  * **Zařízení pro přenos lokálních informací do internetu s pomocí existujících wifi routeru** - Prostudujte existující řešení úpravy wifi routerů za účelem modifikace a vylepšení jejich funkcí. Upravte linuxové jádro wifi routeru tak, aby bylo možné nahrávat a ukládat vlastní přeložený kód. K wifi routeru připojte jednoduché zařízení (RFID čtečka, teploměr, apod). BP, DP - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  ​8. Projekty zadané externím zadavatelem 
 +    ​seznam zadavatelů že
  
-  ​* **Implementace USB rozhraní FPGA obvodem** - Seznamte se s problematikou USB rozhraní realizovaného FPGA obvody. Prostudujte stávající způsoby realizace tohoto USB rozhraní. Navrhněte a realizujte funkční zařízeníkteré bude umožňovat přenos dat pomocí USB rozhraní realizované FPGA obvodem. Prostudujte existující řešení USB ovladačůNa základě získaných informací vytvořte vlastní USB ovladač podporující navržené řešeníNa jednoduché aplikaci demonstrujte funkci vytvořeného řešení. Při návrhu ​se zaměřte na co možná nejjednodušší řešení, které bude umožňovat přenášet jen jednoduché informaceBP, DP - doba práce 2-4 semestry (volné) (50% HW, 50% SW )+**Pokud máte o téma zájemnapište mi emailRezervace v systému bpm nemá žádnou váhuPokud se Vám nelíbí žádné z nabízených témat, koukněte do archívu dostupných zadání.**
  
-  * **Síťový simulátor pro výukové účely na bázi prvků OS Linux a CISCO směrovačů (Network simulator based on Linux OS component and CISCO routers)** - Prostudujte existující řešení. Doplňte některé další síťové prvky do již existujícího simulátoru. BP, DP - doba práce 2 semestry (volné) (100% SW) 
  
-  * **Zařízení pro sledování objektu s nízkou spotřebou** - Prostudujte existující řešení. Navrhněte vlastní zařízení umožňující pořízení a odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítí. Důraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu. Sledovací zařízení bude umožňovat získání fotografie okolí s různou kvalitou. BP, DP - doba práce 2 semestry (volné) (10% HW, 90% SW)+  *[[project:​2018:​proj_archiv|Návrhy zadání dostupných projektů]]
  
-  * **Generátor samoopravných kódů: Hamming, RS, BCH, LDPC** - Prostudujte existující řešení. Navrhněte vlastní generátor samoopravných kódů. Zadávat bude možné libovolný generující polynom, popřípadě bude možné specifikovat vlastnosti kódu. Zvolte vhodný výstupní formát. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
  
-  * **Simulátor procesoru DOP** - Prostudujte existující řešení. V programovacím jazyku Java implementujte simulátor výukového procesoru DOP-v3. Simulátor musí obsahovat editor a překladač zdrojových mikroprogramů (mikroassembler). Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku (SimDOP). Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+===== Projekty zadané externím zadavatelem =====
  
-  * **Generátor obvodů pro předmět ČAO** - Prozkoumejte existující řešení pro kreslení elektrických obvodů. Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů vytvářet obvody. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  * [[project:​eaton:​proj_eaton|EATON HW/SW]]
  
-  * **Procesory pro FPGA obvody (Soft processors for FPGA circuits)** - Prostudujte existující řešení procesorů popsaných v jazyce VHDL. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Vyberte vhodný procesor s ohledem na dostupnost překladačů jazyka C do ASM.  Zaměřte se zejména na hotové implementace procesoru AVR. Vytvořte knihovnu pro ovládání základních periferií. Pro přípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny. BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW) 
  
-  * **Rychlé ethernetové jádro (High speed ethernet core)** - Prostudujte stávající řešení ethernetového jádra pracujícího na rychlostech 1G, 100M napsané v jazyce Verilog dostupné na stránce www.opencores.org a VHDL dostupné jako diplomová práce. Navrhněte a zrealizujte vlastní řešení 1G, 100M ethernetového jádra napsaného v jazyce VHDL a to tak, aby bylo možné využít pouze jednu hodinovou doménu. Pro jednotlivé částí i pro celé jádro proveďte verifikaci. Pro výsledné jádro napište testovací aplikaci demonstrující funkci jádra na všech realizovaných rychlostech. Pro realizaci použijte vývojovou desku Xilinx. (BP, DP 2-4 semestry) 
  
-  * **Modul pro správu projektů s VHDL soubory** - Prostudujte stávající řešení vývojového nástroje pro správu VHDL projektů. Do již existujícího řešení implementujte modul, který bude umožňovat přidat do souboru libovolný signál a přenést ho do vyšších úrovní zdrojových VHDL kódů. Vylepšete stávající řešení pro kontrolu konzistence VHDL souborů. V případě potřeby navrhněte nové vývojové prostředí. Otestujte generátor VHDL kódu na základě zadaných parametrů uživatele. Jako programovací jazyk zvolte Javu (BP, DP 2-4 semestry, možnost práce více studentů najednou jako tým) 
  
-  * **Portace operačního systému android na vývojovou desku s procesorem ARM** - Prostudujte existující řešení. Analyzujte možnosti portace operačního systému pro vývojovou desku Raspberry pi a BeagleBone Black. Na jednu z těchto desek proveďte portaci a vytvořte knihovny pro obsluhu periferií. Pro vytvořenou knihovnu vytvořte demo aplikaci. (BP, DP 2-4 semestry) 
  
-  * **FPGA deska řízená procesorem ARM** - Navrhněte zařízení obsahující FPGA obvod a procesor ARM. Mezi těmito obvody vytvořte komunikační linku vhodnou pro řízení FPGA obvodu s pomoci procesoru ARM. Zvolte vhodnou desku obsahující FPGA obvod. Pro řízení FPGA obvodu použijte vývojový kit Raspberry Pi osazený obvodem ARM. Vytvořte knihovnu funkcí pro procesor ARM umožňující komunikaci s FPGA obvodem. Pro ověření funkce celého spojení vytvořte testovací aplikaci. (BP, DP 2-4 semestry) 
- 
-  * **Správa slovní zásoby pro os Android** - Vytvořte aplikaci pro správu slovní zásoby. Aplikace bude umožňovat import a export slovíček s pomocí textového souboru. Aplikace bude umožňovat zpracovávat velké objemy slov (10 - 20 tisíc). Důraz bude také kladen na rychlost zpracování slov, ovladatelnost a vhodné grafické prostředí. (BP, DP 2-4 semestry) 
- 
-  * **Knihovna funkcí v jazyce C pro mikrořadič ARM 32 firmy ATMEL** (BP, DP 2-4 semestry) 
- 
-  * **Jednoduchý TCP/IP stack pro malé procesory** (BP, DP 2-4 semestry) 
 ===== All defended works ===== ===== All defended works =====
  
-**BP a DP defended works on CTU in Prague FEL/FIT:** [[http://dip.felk.cvut.cz|BP a DP]]+**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]]
  
-===== All projects archives 2004 - 2014 =====+===== All projects archives 2004 - 2019 =====
  
 +  *[[project:​2020:​proj_2020|Realized projects 2020]]
 +  *[[project:​2019:​proj_2019|Realized projects 2019]]
 +  *[[project:​2018:​proj_2018|Realized projects 2018]]
 +  *[[project:​2017:​proj_2017|Realized projects 2017]]
 +  *[[project:​2016:​proj_2016|Realized projects 2016]]
 +  *[[project:​2015:​proj_2015|Realized projects 2015]]
   *[[project:​2014:​proj_2014|Realized projects 2014]]   *[[project:​2014:​proj_2014|Realized projects 2014]]
   *[[project:​2013:​proj_2013|Realized projects 2013]]   *[[project:​2013:​proj_2013|Realized projects 2013]]
project/proj_list.txt · Last modified: 2024/02/15 10:30 by xkubalik