User Tools

Site Tools


project:proj_list

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
Next revision Both sides next revision
project:proj_list [2014/10/14 13:33]
xkubalik [Actual works]
project:proj_list [2021/02/03 08:54]
xkubalik [Current projects]
Line 1: Line 1:
 ====== All projects ====== ====== All projects ======
-===== Actual works =====+===== Current projects ​=====
  
-  * **Softwarová podpora hardwarového rozšíření ​pro platformu Raspberry PI (Software library used for hardware extension ​of Raspberry Pi)** (BP - Vico Bohdan- Proveďte tyto úkoly: +  * **Systém ​pro emulaci akceleračního pedálu osobního automobilu ​(System ​for emulating the accelerator pedal of a car)** (BP - Mareček Jakub
-    * Prostudujte ​existující řešení.  +    * Prozkoumejte ​existující řešení. 
-    * Vyberte operační systém vhodný pro ovládání ​komunikaci s hardware přes rozšiřující rozhraní+    * Analyzujte protokol SENT jeho rozšíření SPC
-    * Vytvořte knihovnu funkcí v programovacím jazyce C pro ovládání jednotlivých pinů rozšiřujícího rozhraní včetně sériové linky. +    * Analyzujte možnosti generování kódů emulujících funkci akceleračního pedálu a navrhněte řešení ​využitím platformy ESP32
-    * Propojte vývojovou desku Raspberry PI PC s pomocí sériové linky+    * Proveďte analýzu komunikace pedálu z koncernu VW
-    * Pro ovládání periferií vytvořte jednoduché webové rozhraní, kde bude možné nastavovat a číst jednotlivé stavy pinů rozhraní+    * Navrhněte zařízení pro replikaci signálů akceleračního pedálu tak, aby zařízení bylo schopno komunikovat ​reálnou řídící jednotkou
-    * Umožněte s pomocí webového rozhraní posílat a číst informace ze sériové linky+    * Pro komunikaci ​pedálu ​řídicí jednotkou využijte protokol SENT/SPC
-    * Pro zvolený operační systém vytvořte aplikaci, která zprostředkovává ​komunikaci ​webového rozhraní ​hardware+    * Zařízení musí být ovladatelné ​přes CAN sběrnici i fyzickými ovladači
-    * Vytvořená aplikace bude obsahovat soubor proměnných,​ které bude možné nastavovat s pomocí webového rozhraní a s pomocí PC přes sériovou linku+    * Navržené řešení zrealizujte ​řádně otestujte.
-    * Vytvořte podrobnou dokumentaci popisující důležité kroky nutné k přidání dalšího rozhraní ​odpovídající modifikaci webového rozhraní.+
  
-  * **Zařízení ​pro sledování ​objektu s nízkou spotřebou** (BP - Václav Vanc+  * **Systém ​pro sledování ​vozidel a zaznamenávání knihy jízd pomocí GPS lokátorů (A vehicle tracking system with a recording of journey logs using GPS)** (BP - Jehlička Matěj
-  * **Simulátor procesoru DOP** (DP - Miškovský Vojtěch+    Prozkoumejte existující řešení. 
-===== Available works =====+    ​Pomocí metod softwarového inženýrství navrhněte a naprogramujte aplikaci pro sledování vozidel v reálném čase, která bude nasbíraná data ukládat a dále zpracovávat. 
 +    ​Řešení se bude skládat ze serverové části a uživatelské části představované lokátorem (tyto dvě zařízení budou mezi sebou komunikovat přes síť Internet
 +    * Navržené řešení zrealizujte a řádně otestujte. 
 +    * Požadavky:​ 
 +      * GPS lokátor bude postaven na platformě ESP32 
 +      * lokátor bude odesílat data na server pomocí GPRS/EDGE 
 +      * server bude umožňovat zobrazení pozice lokátorů v reálném čase 
 +      * server bude umožňovat připojení několika lokátorů 
 +      * server bude zaznamenávat polohu a metadata z lokátorů 
 +      * uživatelské rozhraní bude realizováno formou webové aplikace.
  
-**Pokud máte o téma zájem, napište mi emailRezervace v systému bpm nemá žádnou váhu.**+  ​* **Přenosný přístupový identifikační systém využívající technologii NFC a umožňující komunikaci přes GSM bránu (Portable access identification system using NFC technology and communicating via GSM gateway)** (BP - Šimůnek Martin). 
 +    * Prozkoumání existující řešení.  
 +    * Analyzujte technologii NFC a možnost využití platformy arduino jako ovládací prvek. 
 +    * Analyzujte a navrhněte bezpečné řešení s ohledem na omezené zdroje platformy Arduino 
 +    * Navržené zařízení se bude skládat z Arduino mikrokontroleru,​ GSM modulu pro posílání SMS zpráv, čtečky NFC a LCD displeje. 
 +    ​Komunikace se zařízením bude probíhat přes technologii GSM – formou SMS a za pomoci LCD displeje (základní orientační údaje). 
 +    ​Navržené řešení zrealizujte a řádně otestujte.
  
-  * **Generátor referencí na základě dat uložených ve formátu XML** - Proveďte rešerší existujících ​řešeníNavrhněte a zrealizujte aplikaci pro generování seznamu referencí ​na základě dat uložených v XML souboru ​šablony pro generování referencíReference bude možné vytvářet i hierarchickyVýstupní formát bude možné konfigurovat s pomocí konfiguračního souboru. Aplikace bude umožňovat editovat jednotlivé záznamy uložené ​v souboru XML vytvářet vazby mezi referencemi,​ jako je například ​tento článek byl citovat ​těchto publikacíchBP - doba práce 2 semestry (volné) (100% SW)+  * **Pokročilé bezpečnostní kódy v programu Wolfram Mathematica (Advanced error control codes using Wolfram Mathematica)** (DP Koleník Stanislav) 
 +    * Rozšiřte již existující sadu výukových scénářů pro podporu výuky bezpečnostních kódů o vybrané pokročilé kódy. 
 +    * Dodržte členění na výukové scénáře a balíčky a zachovejte jejich formát. 
 +    * Zaměřte se především ​na Fireovy kódy, součinové kódy, RM kódy, nebinární BCH kódy RS kódy, Goppa kódy a kódy konvoluční. 
 +    * V dostatečné ře nastudujte a zdokumentujte příslušnou matematickou teorii. 
 +    * Navržené ​řešení zrealizujte ​a řádně otestujte.  
 +    * Vytvořte několik příkladů použití každého kódu. 
 +    * Využijte získaných poznatků ke zmapování současného stavu použití bezpečnostních kódů ​kryptografii.
  
-  * **Linuxové jádro pro vestavěný procesor** - Proveďte rešerši existujících linuxových jader pro vestavěné procesory ​najděte vhodné ​řešení ​pro procesor ARM osazený ​na desce beagleboard. Pro tuto desku s pomocí linuxového jádra rozchoďte všechny periférie a napište demo aplikaci. BPDP - doba práce 2-4 semestry (volné) (100% SW)+  * **Osobní GPS lokátor na platformě Arduino ovládaný přes SMS příkazy (Personal GPS locator based on Arduino platform controlled by SMS commands)** - (BP - Stáhl Martin) 
 +    * Prozkoumejte existující řešení pro osobní GPS lokátory. 
 +    * Analyzujte technologii GSM/GPS 
 +    * Analyzujte ​navrhněte řešení ​které řeší nedostatky momentálně dostupných zařízení ​na trhu 
 +    * Zaměřte se na zařízení které není závislé na pohotovostní službě na vzdáleném serveru 
 +    * Navržené zařízení se bude skládat z: Arduino mikrokontroléruGPS/GSM modulu, baterie, mobilní android aplikace pro snadné generovaní textových SMS příkazů 
 +    * Komunikace bude probíhat přes technologiii GSM a textové SMS příkazy 
 +    * Navržené zařízení zrealizujte a řádně otestujte
  
-  * **Programovatelný softwarový generátor všech typů paketů** BP doba práce 2 semestry ​(volné) (100% SW)+  * **Generátor VHDL kódu (VHDL code generator)** - (BP - Fořt Rostislav) 
 +    * Prozkoumejte existující řešení. 
 +    * Pomocí metod softwarového inženýrství navrhněte a naprogramujte aplikaci pro generování základních struktur VHDL kódu. 
 +    * Vytvořte několik šablon ukazujících práci s aplikací. 
 +    * Výsledné řešení řádně otestujte. 
 +    * Požadavky:​ 
 +      * Aplikace bude napsaná v jazyce C++ 
 +      * Aplikace bude umožňovat vytvářet a upravovat šablony VHDL struktur 
 +      * Aplikace bude umožňovat ze šablon generovat kód 
 +      * Aplikace bude schopná ve VHDL kódu rozpoznat entitu a umožní její použití v šabloně, např. pro automatické generování testbenche.
  
-  * **Programovatelný hardwarový generátor všech typů paketů** BP, DP doba práce 2-4 semestry ​(volné(80% SW20% HW)+  * **Zabezpečený tisk z mobilního telefonu s OS Android s pomocí Bluetooth (Secure print using a mobile application for Bluetooth interface)** - (BP - Balko Martin) 
 +    * Prozkoumejte existující řešení pro Bluetooth tisk. 
 +    * Analyzujte Bluetooth a bezpečnost Bluetooth komunikace. 
 +    * Analyzujte a navrhněte řešení které zvýší samotné zabezpečení Bluetooth protokolu. 
 +    * Zaměřte se zejména na řešeníkteré není závislé na použité verzi protokolu Bluetooth. 
 +    * Navržené řešení se bude skládat ze: serverové časti pro Raspberry Pi a uživatelské části pro Android zařízení. 
 +    * Bluetooth komunikace bude probíhat mezi serverovou a uživatelskou částí. 
 +    * Navržené zařízení zrealizujte a řádně otestujte.
  
-  * **Jednoduchý překladač z jazyka c do mikroprogramu - Simple translator from C to microcode description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. ​Jazyk c bude podporovat vybrané celočíselné a binární typy proměnnýchPřekladač bude schopen ​přeložit následující prvky jazyka C: aritmetické a logické operacepodmíněný výraz if (else if, else), cyklus while, cyklus for a íkaz gotoImplementace bude ohledem na multiplatformnost provedena v jazyce Java(BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  * **Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů (Design of dependable system based on error control codes for FPGA)** - (DP - Pail Vojtěch) 
 +    * Prozkoumejte existující ​metody ​řešení. 
 +    * Analyzujte vlastnosti různých typů kombinačních obvodů pomocí sady benchmarků z hlediska odolnosti proti poruchámVyužijte simulační software dostupný na KČN. 
 +    * Na základě takto získaných dat nalezněnte vhodný bezpečnostní kód, který ​bude schopen ​tyto poruchy detekovat, popř. i opravovat takaby redundance ​(area oveheadbyla co nejmenší. 
 +    * Specifikujte požadavky na úpravu simulačního softwaru takaby obsahoval podporu pro výběr nejvhodnějšího kódu. 
 +    * Navržený způsob řešení ověřte na několka ​íkladech konkrétních obvodů a kódů. 
 +    * Vytvořte klasifikaci obvodů ​hlediska možností opravy/​detekce poruch.
  
-  * **Jednoduchý překladač z jazyka c do automatového popisu ​ - Simple translator from C to automata description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. Jazyk c bude podporovat vybrané celočíselné a binární typy proměnných. Překladač bude schopen přeložit následující prvky jazyka C: aritmetické a logické operace, podmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz goto. Implementace bude s ohledem na multiplatformnost provedena v jazyce Java. (BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW) 
  
-    * **Šifrování dat na pevném SATA disku připojeném přes ethernetové rozhraní** - Prostudujte existující hardwarová řešení šifrování dat na pevném disku. Navrhněte a zrealizujte vlastní řešení napsané v jazyce VHDL. Pro návrh použijte existující ethernetové jádro napsané v jazyce VHDL. (DP) - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **Sada nástrojů ​pro On-Line diagnostiku** (Set of tools for On-Line test) - Naprogramujte ​sadu nástrojů ​pro On-Line diagnostikuNástroje ​budou založeny na již existujícím nástroji ​pro práci s obvody. Tento nástroj zmodifikujte takaby umožňoval použít libovolnou techniku ​pro On-Line testování založenou ​na bezpečnostních kódech (sudá parita, ​zdvojení, Berger ​kódHamming kód, atp.). Výsledné řešení bude umožňovat načtení vstupního obvodu, jeho modifikaci na samočinně zabezpečený obvod a jeho konverzi do íslušných VHDL kódů. Aplikace bude podporovat i rozsáhlejší návrh složený ​z více částíBP, DP doba práce 2-4 semestry (volné) (100% SW)+  * ** Nástroj ​pro generování bezpečnostních kódu ve VHDL s pomocí programu Wolfram Mathematica (Error control code generator tool in VHLD language using Wolfram Mathematica)** (BP Ganeev Timur) 
 +    ​Prozkoumejte existující řešení. 
 +    - Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica umožňující generovat bezpečnostní kódy. 
 +    - Vstupem do generátoru ​budou základní parametry ​pro zvolený bezpečnostní kód (počet vstupních vodičůnázev výstupních souboru apod.). 
 +    - Výstupem generátoru budou 3 VHDL soubory sloužící jako kodér, dekodér a testbench ​pro zvolený kód. 
 +    ​Zaměřte se zejména ​na základní paralelní kódy: ​sudá parita, ​Hammingův ​kód rozšířený ​Hammingův kód a dále pak na seriové kódyjako jsou kódy generované mnohočleny (cyklický kód). 
 +    - Pro každý kód vytvořte několik íkladů, na kterých v simulačním nástroji ModelSim ukážete správnou funkci generovaných souborů. 
 +    - Zároveň pro každý vytvořený příklad zjistěte spotřebované zdroje při implementaci v FPGA obvodu. 
 +    ​Výsledné řešení řádně otestujte.
  
-  * **Rychlý osciloskop postavený ​s pomocí ​FPGA** (High speed scope based on FPGA) - Navrhněte a zrealizujte levný 1 kanálový 50 Mhz osciloskop postavený s pomocí desky Starter board s obvodem Spartan3e. Jako základ použijte modul tvořený analogovým vstupem s A/D převodníkemTento modul upravte takaby splňoval požadavky kladené ​na vstupní ​části osciloskopu takovýchto parametrů. Pro desku Spartan 3E napište aplikaci pro zpracování dat získaných s A/D evodníku. Získaná data zobrazte. ​ BPDP doba práce 2-4 semestry (volné) (50% SW50% HW)+  * ** Nástroj pro generování násobiček a děliček ve VHDL s pomocí ​programu Volfram Mathematica (Multiplier and divider circuit generator tool in VHLD language using Wolfram Mathematica)** (BP - <​del>​Kougl Ladislav</​del>​) 
 +    - Prozkoumejte existující řešení. 
 +    ​- Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica umožňující generovat násobičky a děličky. 
 +    - Vstupem do generátoru násobičky a děličky bude typ operace, šířka vodičů a počet bitů na číslici. 
 +    - Generátor násobičky bude umožňovat násobení čísel bez znaménkačísel v doplňkovém kódu a to i za použití relativních číslic. 
 +    - Generátor děliček bude umožňovat dělit celá čísla a čísla menší než jedna. Zaměřte se i na použití dělení ​čísel využívající metody SRT. 
 +    - Pro každý typ násobení a dělení vytvořte několik ​íkladůna kterých v simulačním nástroji ModelSim ukážete správnou funkci generátorů. 
 +    ​Zaměřte se na prezentaci algoritmu násobení a dělení v programu Wolfram Mathematica takaby byl zřejmý jejich princip. 
 +    - Výsledné řešení řádně otestujte.  
 +   
 +===== Available projects =====
  
-  * **JTAG SPI USB programátor pro ATMEL** - Navrhněte programátor včetně programovatelné redukce pro programování mikrořadičů Atmel. BPDP - doba práce 2-4 semestry (volné) (50% SW50% HW)+  ​1. Arduino HW/SW 
 +    ​GPS přijímač a jeho aplikace 
 +    ​Meteo stanice 
 +    ​GSM modém a jeho aplikace 
 +    ​NFC a bezkontaktní karty 
 +    ​univerzální desky s různými periferiemi 
 +    * řízení modelu auta 
 +    * generator analogových průběhů 
 +    * přípravky pro desku digilent CMOD A7/S7 (displej, tlačítkaswitcheatd.) 
 +    * návrh hardware pro desku digilent CMOD A7/S7 
 +    * vlastní zadání 
 +    * Wifi a ESP32/​ESP2866
  
-  * **Vysoce spolehlivý systém železničního zabezpečovacího zařízení založeného na dvou FPGA obvodech** - Prostudujte stávající zrealizované ​HW zařízení. Prostudujte knihovnu prvků realizujících jednotlivé částí zabezpečovacího systému železnice. Pro toto zařízení napište firmware pro mikrořadič a spolehlivý řídicí systém popsaný ​jazyce VHDL a to tak, aby docházelo k vzájemné kontrole obou FPGA obvodů. Řídicí systém musí využívat samočinně testované obvody ​pro zajištění detekce poruch. Celý systém musí umožňovat vložení poruchy. Návrh ověřte na příkladu zabezpečení železniční stanice. Systém v ípadě detekce poruchy provede rekonfiguraci špatného FPGA obvodu. BP, DP doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  ​2. Volfram Mathematica 
 +    ​bezpečnostní kódy 
 +    ​kódy pro kryptografií 
 +    ​matematické funkce realizované v HW 
 +    * aritmetický procesor ​GF(2^2^n) 
 +    * efiktivita protokolů pro předmět BI-PSI 
 +    * vlastní zadání
  
-  * **Programovatelný stmívač světel ​pro domácí zvířata** - Navrhněte zařízení pro stmívání světel řízené mikrořadičem. Zařízení bude umožňovat stmívat 2 žárovky. Pro zadání ​průběhu stmívání napište aplikaci. Zařízení bude možné připojit k PC s pomocí USB rozhraní. Upřesňující pokyny zadavatele (kanárek domácí: pí píp - pí - píp pí pí píp) BP - doba práce 2 semestry (volné) (50% SW, 50% HW)+  ​3. Visual C++/C# 
 +    ​aplikace pro komunikaci s periferiemi v PC 
 +    ​aplikace pro komunikaci s procesorem Zynq 
 +    ​aplikace ​pro správu projektu ve VHDL 
 +    * překladače 
 +    ​grafické aplikace pro výuku 
 +    ​vlastní ​zadání
  
-  * **Univerzální řadič displejů** - Prozkoumejte existující řešeníNavrhněte a zrealizujte řadič displeje umožňující jednoduchou komunikaci se znakovým displejemKomunikace bude probíhat po sériové linceBP, - doba práce 2 semestry ​(volné) (60% HW, 40% SW )+  ​4. Jazyk VHDL / desky FPGA 
 +    ​návrh hardware pro bezpečnostní kódy 
 +    * generátor průběhů (sinusovka, obdelník, trojuhelník) 
 +    ​osciloskop 
 +    ​návrh hardware pro realizaci matematických funkcí 
 +    * implementace procesoru/​periferié procesoru (ARM, Z80, AVR, ...
 +    * HW podpora SoC (Zynq) 
 +    * aritmetický procesor v GF(2^2^n) 
 +    * Hry pro FPGA 
 +    * vlastní zadání
  
-  * **Zařízení ​pro přenos lokálních informací do internetu ​pomocí existujících wifi routeru** - Prostudujte existující řešení úpravy wifi routerů ​za účelem modifikace a vylepšení jejich funkcí. Upravte linuxové jádro wifi routeru tak, aby bylo možné nahrávat a ukládat vlastní přeložený kód. K wifi routeru připojte jednoduché zařízení (RFID čtečka, teploměr, apod). BP, DP - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  ​5. Plošné spoje 
 +    ​návrh zařízení s porcesorem atmel + drobné periferié 
 +    ​* zařízení s nízkou spotřebou 
 +    * vlastní zadání
  
-  * **Implementace USB rozhraní FPGA obvodem** - Seznamte se s problematikou USB rozhraní realizovaného FPGA obvody. Prostudujte stávající způsoby realizace tohoto USB rozhraní. Navrhněte a realizujte funkční zařízeníkteré bude umožňovat ​enos dat pomocí USB rozhraní realizované FPGA obvodem. Prostudujte existující řešení USB ovladačů. Na základě získaných informací vytvořte ​vlastní ​USB ovladač podporující navržené řešení. Na jednoduché aplikaci demonstrujte funkci vytvořeného řešení. Při návrhu se zaměřte na co možná nejjednodušší řešení, které bude umožňovat přenášet jen jednoduché informace. BP, DP - doba práce 2-4 semestry (volné) (50% HW, 50% SW )+  ​6. Raspberry PI 
 +    ​ovládání jednoduchých periferií 
 +    ​chytré síťovládání periferií ​es ethernet 
 +    * vzdálená správa sítí 
 +    * vlastní ​zadání
  
-  * **Síťový simulátor ​pro výukové účely na bázi prvků OS Linux a CISCO směrovačů ​(Network simulator based on Linux OS component and CISCO routers)** - Prostudujte existující řešení. Doplňte některé další síťové prvky do již existujícího simulátoru. BPDP - doba práce 2 semestry (volné) (100% SW)+  ​7. Android 
 +    ​aplikace ​pro práci s hardware ​(raspberry PIArduino a jiné)
  
-  * **Zařízení ​pro sledování objektu s nízkou spotřebou** - Prostudujte existující řešení. Navrhněte vlastní zařízení umožňující pořízení ​odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítí. Důraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu. Sledovací zařízení bude umožňovat získání fotografie okolí s různou kvalitou. BP, DP - doba práce 2 semestry (volné) (10% HW, 90% SW)+  ​8. Python 
 +    ​aplikace ​pro zpracování ​generování dat podle šablon
  
-  * **Generátor samoopravných kódů: Hamming, RS, BCH, LDPC** - Prostudujte existující řešení. Navrhněte vlastní generátor samoopravných kódů. Zadávat bude možné libovolný generující polynom, popřípadě bude možné specifikovat vlastnosti kódu. Zvolte vhodný výstupní formát. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​9. Projekty zadané externím zadavatelem 
 +    ​seznam zadavatelů níže
  
-  ​* **Simulátor procesoru DOP** - Prostudujte existující řešeníV programovacím jazyku Java implementujte simulátor výukového procesoru DOP-v3. Simulátor musí obsahovat editor a překladač zdrojových mikroprogramů (mikroassembler). Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku (SimDOP)Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastaveníBP, DP - doba práce 2-4 semestry (volné) (100% SW)+**Pokud máte o téma zájem, napište mi emailRezervace v systému bpm nemá žádnou váhuPokud se Vám nelíbí ​žádné z nabízených témat, koukněte do archívu dostupných zadání.**
  
-  * **Generátor obvodů pro předmět ČAO** - Prozkoumejte existující řešení pro kreslení elektrických obvodů. Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů vytvářet obvody. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
  
-  * **Procesory pro FPGA obvody (Soft processors for FPGA circuits)** - Prostudujte existující řešení procesorů popsaných v jazyce VHDL. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Vyberte vhodný procesor s ohledem na dostupnost překladačů jazyka C do ASM.  Zaměřte se zejména na hotové implementace procesoru AVR. Vytvořte knihovnu pro ovládání základních periferií. Pro přípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny. BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW)+  *[[project:​2018:​proj_archiv|Návrhy zadání dostupných projektů]]
  
-  * **Rychlé ethernetové jádro (High speed ethernet core)** - Prostudujte stávající řešení ethernetového jádra pracujícího na rychlostech 1G, 100M napsané v jazyce Verilog dostupné na stránce www.opencores.org a VHDL dostupné jako diplomová práce. Navrhněte a zrealizujte vlastní řešení 1G, 100M ethernetového jádra napsaného v jazyce VHDL a to tak, aby bylo možné využít pouze jednu hodinovou doménu. Pro jednotlivé částí i pro celé jádro proveďte verifikaci. Pro výsledné jádro napište testovací aplikaci demonstrující funkci jádra na všech realizovaných rychlostech. Pro realizaci použijte vývojovou desku Xilinx. (BP, DP 2-4 semestry) 
  
-  ​**Modul pro správu projektů s VHDL soubory** - Prostudujte stávající řešení vývojového nástroje pro správu VHDL projektů. Do již existujícího řešení implementujte modul, který bude umožňovat přidat do souboru libovolný signál a přenést ho do vyšších úrovní zdrojových VHDL kódů. Vylepšete stávající řešení pro kontrolu konzistence VHDL souborů. V případě potřeby navrhněte nové vývojové prostředí. Otestujte generátor VHDL kódu na základě zadaných parametrů uživatele. Jako programovací jazyk zvolte Javu (BP, DP 2-4 semestry, možnost práce více studentů najednou jako tým)+===== Projekty zadané externím zadavatelem ===== 
 + 
 +  ​[[project:​eaton:​proj_eaton|EATON HW/SW]]
  
-  * **Portace operačního systému android na vývojovou desku s procesorem ARM** - Prostudujte existující řešení. Analyzujte možnosti portace operačního systému pro vývojovou desku Raspberry pi a BeagleBone Black. Na jednu z těchto desek proveďte portaci a vytvořte knihovny pro obsluhu periferií. Pro vytvořenou knihovnu vytvořte demo aplikaci. (BP, DP 2-4 semestry) 
  
-  * **FPGA deska řízená procesorem ARM** - Navrhněte zařízení obsahující FPGA obvod a procesor ARM. Mezi těmito obvody vytvořte komunikační linku vhodnou pro řízení FPGA obvodu s pomoci procesoru ARM. Zvolte vhodnou desku obsahující FPGA obvod. Pro řízení FPGA obvodu použijte vývojový kit Raspberry Pi osazený obvodem ARM. Vytvořte knihovnu funkcí pro procesor ARM umožňující komunikaci s FPGA obvodem. Pro ověření funkce celého spojení vytvořte testovací aplikaci. (BP, DP 2-4 semestry) 
  
-  * **Správa slovní zásoby pro os Android** - Vytvořte aplikaci pro správu slovní zásoby. Aplikace bude umožňovat import a export slovíček s pomocí textového souboru. Aplikace bude umožňovat zpracovávat velké objemy slov (10 - 20 tisíc). Důraz bude také kladen na rychlost zpracování slov, ovladatelnost a vhodné grafické prostředí. (BP, DP 2-4 semestry) 
  
  
 ===== All defended works ===== ===== All defended works =====
  
-**BP a DP defended works on CTU in Prague FEL/FIT:** [[http://dip.felk.cvut.cz|BP a DP]]+**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]]
  
-===== All projects archives 2004 - 2014 =====+===== All projects archives 2004 - 2019 =====
  
 +  *[[project:​2020:​proj_2020|Realized projects 2020]]
 +  *[[project:​2019:​proj_2019|Realized projects 2019]]
 +  *[[project:​2018:​proj_2018|Realized projects 2018]]
 +  *[[project:​2017:​proj_2017|Realized projects 2017]]
 +  *[[project:​2016:​proj_2016|Realized projects 2016]]
 +  *[[project:​2015:​proj_2015|Realized projects 2015]]
   *[[project:​2014:​proj_2014|Realized projects 2014]]   *[[project:​2014:​proj_2014|Realized projects 2014]]
   *[[project:​2013:​proj_2013|Realized projects 2013]]   *[[project:​2013:​proj_2013|Realized projects 2013]]
Line 95: Line 206:
  
   * [[:​start|Pavel Kubalík'​s Home Page]]   * [[:​start|Pavel Kubalík'​s Home Page]]
- 
  
  
project/proj_list.txt · Last modified: 2024/02/15 10:30 by xkubalik