User Tools

Site Tools


project:proj_list

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
Next revision Both sides next revision
project:proj_list [2014/02/20 08:56]
xkubalik [Available works]
project:proj_list [2021/01/21 09:30]
xkubalik [Current projects]
Line 1: Line 1:
 ====== All projects ====== ====== All projects ======
-===== Actual works =====+===== Current projects ​=====
  
-  * **Malé procesory AVR pro FPGA obvody ​(Small soft processors AVR for FPGA circuits)** - (BP Haken Lukáš) ​Prostudujte ​existující řešení ​procesorů popsaných v jazyce VHDLZaměřte se hlavně na procesory AVR firmy Atmel. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Proveďte tyto úkoly: +  * **Osobní GPS lokátor na platformě Arduino ovládaný přes SMS příkazy ​(Personal GPS locator based on Arduino platform controlled by SMS commands)** - (BP - Stáhl Martin) 
-    * Vyberte vhodný procesor s ohledem na minimální spotřebu zdrojů FPGA a možnost využití stávajících nástrojů firmy Atmel umožňující programování v jazyce C. +    * Prozkoumejte ​existující řešení ​pro osobní GPS lokátory
-    * K procesoru vytvořte několik rozhraní umožňujících komunikaci s periferiemi desky XILINX Spartan 3E. +    * Analyzujte technologii GSM/GPS 
-    * Vytvořte knihovnu v jazyce C pro ovládání základních periferií. +    * Analyzujte a navrhněte řešení které řeší nedostatky momentálně dostupných zařízení na trhu 
-    * Analyzujte možnosti rozšíření paměti tohoto procesoru. +    * Zaměřte se na zařízení které není závislé na pohotovostní službě na vzdáleném serveru 
-    * Pro ípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny.+    * Navržené zařízení se bude skládat z: Arduino mikrokontroléru,​ GPS/GSM modulu, baterie, mobilní aplikace pro snadné generování příkazů pro android 
 +    * Komunikace bude probíhat ​es technologiii GSM a textové SMS příkazy 
 +    * Navržené ​zařízení zrealizujte a řádně otestujte
  
 +  * **Generátor VHDL kódu (VHDL code generator)** - (BP - Fořt Rostislav)
 +    * Prozkoumejte existující řešení.
 +    * Pomocí metod softwarového inženýrství navrhněte a naprogramujte aplikaci pro generování základních struktur VHDL kódu.
 +    * Vytvořte několik šablon ukazujících práci s aplikací.
 +    * Výsledné řešení řádně otestujte.
 +    * Požadavky:
 +      * Aplikace bude napsaná v jazyce C++
 +      * Aplikace bude umožňovat vytvářet a upravovat šablony VHDL struktur
 +      * Aplikace bude umožňovat ze šablon generovat kód
 +      * Aplikace bude schopná ve VHDL kódu rozpoznat entitu a umožní její použití v šabloně, např. pro automatické generování testbenche.
  
-  * **Procesory pro FPGA obvod (Soft processors ​for FPGA circuits)** - (BP Filip Matouš) ​Prostudujte ​existující řešení ​procesorů popsaných v jazyce VHDLSrovnejte jejich parametryNa základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Proveďte tyto úkoly: +  * **Zabezpečený tisk z mobilního telefonu s OS Android s pomocí Bluetooth ​(Secure print using a mobile application ​for Bluetooth interface)** - (BP - Balko Martin) 
-    * Vyberte vhodný procesor s ohledem ​na minimální spotřebu zdrojů FPGA a možnost programování v jazyce C+    * Prozkoumejte ​existující řešení ​pro Bluetooth tisk. 
-    * Vytvořte knihovnu ​pro ovládání základních periferií+    * Analyzujte Bluetooth a bezpečnost Bluetooth komunikace. 
-    * Rozšiřte základní paměť zvoleného procesoru+    * Analyzujte a navrhněte řešení které zvýší samotné zabezpečení Bluetooth protokolu. 
-    * Pro přípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny.+    * Zaměřte se zejména ​na řešení, které není závislé na použité verzi protokolu Bluetooth
 +    * Navržené ​řešení se bude skládat ze: serverové časti ​pro Raspberry Pi a uživatelské části pro Android zařízení
 +    * Bluetooth komunikace bude probíhat mezi serverovou a uživatelskou částí
 +    * Navržené zařízení zrealizujte a řádně otestujte.
  
 +  * **Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů (Design of dependable system based on error control codes for FPGA)** - (DP - Pail Vojtěch)
 +    * Prozkoumejte existující metody řešení.
 +    * Analyzujte vlastnosti různých typů kombinačních obvodů pomocí sady benchmarků z hlediska odolnosti proti poruchám. Využijte simulační software dostupný na KČN.
 +    * Na základě takto získaných dat nalezněnte vhodný bezpečnostní kód, který bude schopen tyto poruchy detekovat, popř. i opravovat tak, aby redundance (area ovehead) byla co nejmenší.
 +    * Specifikujte požadavky na úpravu simulačního softwaru tak, aby obsahoval podporu pro výběr nejvhodnějšího kódu.
 +    * Navržený způsob řešení ověřte na několka příkladech konkrétních obvodů a kódů.
 +    * Vytvořte klasifikaci obvodů s hlediska možností opravy/​detekce poruch.
  
-  * **Konstrukce vícerotorového dronu pro průzkum terénu (Quadrocopter for terrain survey)** - (DP Halák Jakub) - Prozkoumejte existující řešení. Navrhněte a zrealizujte vlastní létající zařízení. Zařízení by mělo být schopno komunikovat s Raspberry PI.  Zařízení bude využívat 4 motory, gyroskop, akcelerometr,​ GPS, magnetometr,​ barometr a sonar. Postup prací: ​ 
-    * Navrhněte a sestavte mechanickou konstrukci. 
-    * Navrhněte a zrealizujte základní řídicí desku s mikrořadičem pro ovládání všech dostupných periferií. 
-    * Vytvořte knihovnu pro mikrořadič umožňující komunikaci s periferiemi. Napište základní program pro létání. 
-    * Vytvořte demo aplikaci k ověření funkčnosti celého zařízení a jeho periferií. 
  
-  * **Mobilní robot schopný pohybu ve venkovním prostředí (Mobile outdoor robot)** (DP Horák Radim) - Navrhněte a zrealizujte konstrukci mobilního robota, který bude bezdrátově ovládán s pomocí RC vysílačky. Robot bude obsahovat měřič vzdálenosti,​ gyroskop, akcelerometr,​ magnetometr,​ GPS, čidlo teploty a vlhkosti. Nižší vrstva řízení robota bude realizována mikrořadičem. ​ Zařízení bude podporovat připojení procesoru RaspberryPI pro realizaci složitějších příkazů. Postup prací: 
-    * Navrhněte a zrealizujte konstrukci šestikolového robota. 
-    * Navrhněte a zrealizujte řídicí desku pro ovládání všech periferií. 
-    * Pro použitý mikrořadič vytvořte knihovny pro ovládání periferií. 
-    * Pro robota napište testovací demo aplikaci využívající všechna periférie. 
-    * Proveďte testy k otestování správné funkce robota pro různá prostředí. 
  
-  * **Aplikace ​pro zkoušení slovní zásoby na platformě Android ​(Vocabulary testing application for OS Android)** (BP - Mayerová Eva) - Proveďte rešerší existujících aplikací. Zaměřte se hlavně na anglické jazykové slovníky. Navrhněte ​aplikací pro zkoušení anglické slovní zásoby, ​to tak, aby splňovala základní požadavky kladené na tento typ slovníku. Aplikace bude umožňovat přidávání slovíček a jejich zkoušeníVýsledek zkoušení bude zaznamenán a graficky zpracován. Do slovníku bude možné přidávat slovíčka a fráze. Aplikace bude umožňovat import textového popisu slovíček ze souboru. ​Aplikace bude umožňovat rozpracovat několik skupin slovní zásobyKaždá skupina bude reprezentována vlastním souborem obsahujícím aktuální stav rozpracovanosti zkoušení/​učení. Postup prací: +  * ** Nástroj ​pro generování bezpečnostních kódu ve VHDL s pomocí programu Wolfram Mathematica ​(Error control code generator tool in VHLD language using Wolfram Mathematica)** (BP - Ganeev Timur) 
-    ​* Proveďte rešerši existujících řešenípopište výhody ​nevýhody+    ​Prozkoumejte existující řešení. 
-    ​* Navrhněte grafickou stránku aplikace. +    - Navrhněte a naprogramujte nástroj (sadu nástrojů) v prostředí Wolfram Mathematica ​umožňující generovat bezpečnostní kódy. 
-    * Vytvořte samotnou aplikaci takaby umožňovala učení a zkoušení slovní zásoby aspoň třemi způsoby+    - Vstupem do generátoru budou základní parametry pro zvolený bezpečnostní kód (počet vstupních vodičů, název výstupních ​souboru ​apod.)
-    ​* Navrženou aplikaci otestuje a vytvořte několik ​vzorových ​souborů ​s anglickými slovíčky+    ​- Výstupem generátoru budou 3 VHDL soubory sloužící jako kodérdekodér ​testbench pro zvolený kód
 +    ​- Zaměřte ​se zejména na základní paralelní kódy: sudá paritaHammingův kód rozšířený Hammingův kód a dále pak na seriové kódy, jako jsou kódy generované mnohočleny (cyklický kód)
 +    ​- Pro každý kód vytvořte několik ​příkladů,​ na kterých v simulačním nástroji ModelSim ukážete správnou funkci generovaných ​souborů
 +    - Zároveň pro každý vytvořený příklad zjistěte spotřebované zdroje při implementaci v FPGA obvodu. 
 +    - Výsledné řešení řádně otestujte.
  
-  * **Softwarové řešení ​pro quadrokoptéru ​řídicí jednotkou Raspberry Pi (Software library for quadcopter based on Raspberry Pi)** (BP - Kukačka Jiří) - Prostudujte ​existující řešení. ​Vyberte vhodný realtimový operační systém pro ovládání quadrokoptéry na platformě Raspberry Pi. Vytvořte knihovnu funkcí ​programovacím jazyce C pro ovládání jednotlivých periferií potřebných pro chod quadrokoptéryPostup prací: +  * ** Nástroj ​pro generování násobiček a děliček ve VHDL pomocí programu Volfram Mathematica ​(Multiplier and divider circuit generator tool in VHLD language using Wolfram Mathematica)** (BP - Kougl Ladislav) 
-    ​* Vyberte vhodný operační systémporovnejte RTOS vs GPOS+    ​Prozkoumejte ​existující řešení. 
-    ​* Navrhněte schéma propojení periferií k řídící jednotceschéma komunikace s periferií ​struktury řídicího programu+    - Navrhněte a naprogramujte nástroj (sadu nástrojů) ​prostředí Wolfram Mathematica umožňující generovat násobičky a děličky
-    ​* Vytvořte jádro řídicího programu+    ​- Vstupem do generátoru násobičky a děličky bude typ operacešířka vodičů a počet bitů na číslici
-    ​* Vytvořte knihovnu pro ovládání specifických periferií potřebných pro správné fungování quadrokoptéry+    ​- Generátor násobičky bude umožňovat násobení čísel bez znaménkačísel v doplňkovém kódu to i za použití relativních číslic
-    ​* Analyzujte možnosti využití algoritmů pro řízení ​navigaci ​prostoru+    ​- Generátor děliček bude umožňovat dělit celá čísla a čísla menší než jedna. Zaměřte se i na použití dělení čísel využívající metody SRT
-    ​* Vytvořte praktickou ukázku běhu programu využívající všechny dostupné periférie potřebné pro řízení quadrokoptéry.+    ​- Pro každý typ násobení a dělení vytvořte několik příkladů, na kterých v simulačním nástroji ModelSim ukážete správnou funkci generátorů
 +    ​- Zaměřte se na prezentaci algoritmu násobení ​dělení ​programu Wolfram Mathematica tak, aby byl zřejmý jejich princip
 +    ​- Výsledné ​řešení řádně otestujte 
 +   
 +===== Available projects =====
  
-  ​* **Rozšíření síťového simulátoru o připojení do reálné sítě (Network simulation module used to connect to real network)** (BP - Mach Václav) - Prostudujte existující simulátor počítačové sítě [1, 2]Pro tento simulátor napište modul v jazyce Java, který bude umožňovat propojení simulátoru s reálnou sítí za použití existujícího ethernetového rozhraní. Postup prací: +  1. Arduino HW/SW 
-    * Prostudujte existující ​řešení [1, 2]. +    * GPS přijímač a jeho aplikace 
-    * Prozkoumejte možnosti řešení pro OS Linux a OS Microsoft Windows. +    * Meteo stanice 
-    * Navrhněte ​napište modul pro připojení simulátoru do reálné sítě a to tak, že modul bude komunikovat na linkové úrovni. +    * GSM modém ​jeho aplikace 
-    * Vytvořené řešení začleňte do již existujícího simulátoru [1, 2]. +    * NFC a bezkontaktní karty 
-    * Napište návod pro použití simulátoru a to včetně vytvořeného modulu. +    * univerzální desky s různými periferiemi 
-    * Vytvořte příklad použití vytvořeného modulu. +    * řízení modelu auta 
-    * Výsledné řešení včetně návodu otestujte. +    * generator analogových průbě 
-    * [1] PitřinecT.,.: „Síťový simulátor pro výukové účely na bázi prvků OS Linux“DP – 2012ČVUT FIT+    * přípravky pro desku digilent CMOD A7/S7 (displejtlačítkaswitcheatd.) 
-    * [2] Švihlík, M.,:​“Vizualizace virtuální počítačové sítě“, DP-2012, ČVUT FIT.+    * návrh hardware pro desku digilent CMOD A7/S7 
 +    * vlastní zadání 
 +    * Wifi a ESP32/​ESP2866
  
-  ​* **Rozšíření síťového simulátoru o možnost použití konfiguračních souborů pro konfiguraci síťových prvků (Network simulation module used to extend simulator property with configuration file)** (BP - Michal Horáček) - Prostudujte existující simulátor počítačové sítě [1, 2, 3]. Pro tento simulátor napište modul v jazyce Java, který bude umožňovat použití konfiguračního souboru pro konfigurací vlastností síťového prvkuPostup prací: +  2. Volfram Mathematica 
-    * Prostudujte existující řešení [1, 2, 3]. +    * bezpečnostní kódy 
-    * Prozkoumejte možnosti konfigurace sítě na systémech Debian/​Ubuntu. +    * kódy pro kryptografií 
-    * Navrhněte a vytvořte modul pro možnost konfigurace síťového rozhraní, DHCP serveru a DNS serveru s pomocí konfiguračních souborů. +    * matematické funkce realizované v HW 
-    * Vytvořené řešení začleňte do již existujícího simulátoru [1, 2, 3]. +    * aritmetický procesor v GF(2^2^n) 
-    * Napište návod ​pro použití simulátoru a to včetně vytvořeného modulu. +    * efiktivita protokolů ​pro předmět BI-PSI 
-    * Vytvořte ​íklad použití vytvořeného modulu. +    * vlastní zadání
-    * Výsledné řešení včetně návodu otestujte. +
-    * [1] Pitřinec, T.,.: „Síťový simulátor pro výukové účely na bázi prvků OS Linux“, DP – 2012, ČVUT FIT. +
-    * [2] Švihlík, M.,:​“Vizualizace virtuální počítačové sítě“, DP-2012, ČVUT FIT. +
-    * [3] Lukáš, M.,:“ Podpůrné komponenty simulátoru počítačové sítě“, DP-2012, ČVUT FIT.+
  
 +  3. Visual C++/C#
 +    * aplikace pro komunikaci s periferiemi v PC
 +    * aplikace pro komunikaci s procesorem Zynq
 +    * aplikace pro správu projektu ve VHDL
 +    * překladače
 +    * grafické aplikace pro výuku
 +    * vlastní zadání
  
-===== Available works =====+  4. Jazyk VHDL / desky FPGA 
 +    * návrh hardware pro bezpečnostní kódy 
 +    * generátor průběhů (sinusovka, obdelník, trojuhelník) 
 +    * osciloskop 
 +    * návrh hardware pro realizaci matematických funkcí 
 +    * implementace procesoru/​periferié procesoru (ARM, Z80, AVR, ...) 
 +    * HW podpora SoC (Zynq) 
 +    * aritmetický procesor v GF(2^2^n) 
 +    * Hry pro FPGA 
 +    * vlastní zadání
  
-  * **Generátor posudků BP a DP** - Analyzujte co možná nejvíce posudků od různých autorů. Na základě získaných poznatků vytvořte aplikaci, která usnadní psaní posudků. Autor posudku si bude moci zvolit, zda je vedoucí nebo oponent, zda se jedna o BP nebo DP. Dále si vybere jednu šablonu z možné nabídky. Podle zvolené šablony bude aplikace požadovat vyplnění jednotlivých částí textu. Dále bude možné vybrat šablonu podle kvality posuzované práce. Rozpracovaný posudek bude možné uložit. Výstupem bude nějaký vhodný textový formát (doc, pdf, atp). BP - doba práce 2 semestry (volné) (100% SW)+  ​5. Plošné spoje 
 +    ​návrh zařízení s porcesorem atmel + drobné periferié 
 +    ​zařízení s nízkou spotřebou 
 +    ​vlastní zadání
  
-  * **Linuxové jádro pro vestavěný procesor** - Proveďte rešerši existujících linuxových jader pro vestavěné procesory a najděte vhodné řešení pro procesor ARM osazený na desce beagleboard. Pro tuto desku s pomocí linuxového jádra rozchoďte všechny periférie a napište demo aplikaci. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  ​6. Raspberry PI 
 +    ​ovládání jednoduchých periferií 
 +    ​chytré síť, ovládání periferií přes ethernet 
 +    ​vzdálená správa sítí 
 +    ​vlastní zadání
  
-  * **Programovatelný softwarový generátor všech typů paketů** BP - doba práce 2 semestry (volné) ​(100% SW)+  ​7. Android 
 +    ​aplikace pro práci s hardware ​(raspberry PI, Arduino a jiné)
  
-  * **Programovatelný hardwarový generátor všech typů paketů** BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW)+  ​8. Python 
 +    ​aplikace pro zpracování a generování dat podle šablon
  
-  * **Jednoduchý překladač z jazyka c do mikroprogramu - Simple translator from C to microcode description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. Jazyk c bude podporovat vybrané celočíselné a binární typy proměnných. Překladač bude schopen přeložit následující prvky jazyka C: aritmetické a logické operace, podmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz goto. Implementace bude s ohledem na multiplatformnost provedena v jazyce Java. (BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+  ​9. Projekty zadané externím zadavatelem 
 +    ​seznam zadavatelů níže
  
-  ​* **Jednoduchý překladač z jazyka c do automatového popisu ​ - Simple translator from C to automata description** - Navrhněte a zrealizujte překladač z programu popsaného podmnožinou příkazů jazyka c do mikroprogramu popsaného v jazyce VHDL. Prozkoumejte existující řešení. Jazyk c bude podporovat vybrané celočíselné a binární typy proměnnýchPřekladač bude schopen přeložit následující prvky jazyka C: aritmetické a logické operacepodmíněný výraz if (else if, else), cyklus while, cyklus for a příkaz gotoImplementace bude s ohledem na multiplatformnost provedena v jazyce Java. (BP, DP) - doba práce 2-4 semestry (volné) (90% SW, 10% HW)+**Pokud máte o téma zájem, napište mi email. Rezervace v systému bpm nemá žádnou váhuPokud se Vám nelíbí ​žádné z nabízených tématkoukněte do archívu dostupných zadání.**
  
-    * **Šifrování dat na pevném SATA disku připojeném přes ethernetové rozhraní** - Prostudujte existující hardwarová řešení šifrování dat na pevném disku. Navrhněte a zrealizujte vlastní řešení napsané v jazyce VHDL. Pro návrh použijte existující ethernetové jádro napsané v jazyce VHDL. (DP) - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **Sada nástrojů pro On-Line diagnostiku** (Set of tools for On-Line test) - Naprogramujte sadu nástrojů pro On-Line diagnostiku. Nástroje budou založeny na již existujícím nástroji pro práci s obvody. Tento nástroj zmodifikujte tak, aby umožňoval použít libovolnou techniku pro On-Line testování založenou na bezpečnostních kódech (sudá parita, zdvojení, Berger kód, Hamming kód, atp.). Výsledné řešení bude umožňovat načtení vstupního obvodu, jeho modifikaci na samočinně zabezpečený obvod a jeho konverzi do příslušných VHDL kódů. Aplikace bude podporovat i rozsáhlejší návrh složený z více částí. BP, DP - doba práce 2-4 semestry (volné) (100% SW)+  *[[project:​2018:​proj_archiv|Návrhy zadání dostupných projektů]]
  
-  * **Rychlý osciloskop postavený s pomocí FPGA** (High speed scope based on FPGA) - Navrhněte a zrealizujte levný 1 kanálový 50 Mhz osciloskop postavený s pomocí desky Starter board s obvodem Spartan3e. Jako základ použijte modul tvořený analogovým vstupem s A/D převodníkem. Tento modul upravte tak, aby splňoval požadavky kladené na vstupní části osciloskopu takovýchto parametrů. Pro desku Spartan 3E napište aplikaci pro zpracování dat získaných s A/D převodníku. Získaná data zobrazte. ​ BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW) 
  
-  * **JTAG SPI USB programátor pro ATMEL** - Navrhněte programátor včetně programovatelné redukce pro programování mikrořadičů Atmel. BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+===== Projekty zadané externím zadavatelem =====
  
-  * **Vysoce spolehlivý systém železničního zabezpečovacího zařízení založeného na dvou FPGA obvodech** - Prostudujte stávající zrealizované ​HW zařízení. Prostudujte knihovnu prvků realizujících jednotlivé částí zabezpečovacího systému železnice. Pro toto zařízení napište firmware pro mikrořadič a spolehlivý řídicí systém popsaný v jazyce VHDL a to tak, aby docházelo k vzájemné kontrole obou FPGA obvodů. Řídicí systém musí využívat samočinně testované obvody pro zajištění detekce poruch. Celý systém musí umožňovat vložení poruchy. Návrh ověřte na příkladu zabezpečení železniční stanice. Systém v případě detekce poruchy provede rekonfiguraci špatného FPGA obvodu. BP, DP - doba práce 2-4 semestry (volné) (50% SW, 50% HW)+  * [[project:​eaton:​proj_eaton|EATON ​HW/SW]]
  
-  * **Programovatelný stmívač světel pro domácí zvířata** - Navrhněte zařízení pro stmívání světel řízené mikrořadičem. Zařízení bude umožňovat stmívat 2 žárovky. Pro zadání průběhu stmívání napište aplikaci. Zařízení bude možné připojit k PC s pomocí USB rozhraní. Upřesňující pokyny zadavatele (kanárek domácí: pí píp - pí - píp pí pí píp) BP - doba práce 2 semestry (volné) (50% SW, 50% HW) 
  
-  * **Univerzální řadič displejů** - Prozkoumejte existující řešení. Navrhněte a zrealizujte řadič displeje umožňující jednoduchou komunikaci se znakovým displejem. Komunikace bude probíhat po sériové lince. BP, - doba práce 2 semestry (volné) (60% HW, 40% SW ) 
  
-  * **Zařízení pro přenos lokálních informací do internetu s pomocí existujících wifi routeru** - Prostudujte existující řešení úpravy wifi routerů za účelem modifikace a vylepšení jejich funkcí. Upravte linuxové jádro wifi routeru tak, aby bylo možné nahrávat a ukládat vlastní přeložený kód. K wifi routeru připojte jednoduché zařízení (RFID čtečka, teploměr, apod). BP, DP - doba práce 2-4 semestry (volné) (90% SW, 10% HW) 
  
-  * **Implementace USB rozhraní FPGA obvodem** - Seznamte se s problematikou USB rozhraní realizovaného FPGA obvody. Prostudujte stávající způsoby realizace tohoto USB rozhraní. Navrhněte a realizujte funkční zařízení,​ které bude umožňovat přenos dat pomocí USB rozhraní realizované FPGA obvodem. Prostudujte existující řešení USB ovladačů. Na základě získaných informací vytvořte vlastní USB ovladač podporující navržené řešení. Na jednoduché aplikaci demonstrujte funkci vytvořeného řešení. Při návrhu se zaměřte na co možná nejjednodušší řešení, které bude umožňovat přenášet jen jednoduché informace. BP, DP - doba práce 2-4 semestry (volné) (50% HW, 50% SW ) 
- 
-  * **Síťový simulátor pro výukové účely na bázi prvků OS Linux a CISCO směrovačů (Network simulator based on Linux OS component and CISCO routers)** - Prostudujte existující řešení. Doplňte některé další síťové prvky do již existujícího simulátoru. BP, DP - doba práce 2 semestry (volné) (100% SW) 
- 
-  * **Zařízení pro sledování objektu s nízkou spotřebou** - Prostudujte existující řešení. Navrhněte vlastní zařízení umožňující pořízení a odeslání fotografie přes internet z okolí sledovaného objektu, který není připojen trvale k internetu ani k elektrické sítí. Důraz bude kladen na velmi nízkou spotřebu a co nejmenší pořizovací cenu. Sledovací zařízení bude umožňovat získání fotografie okolí s různou kvalitou. BP, DP - doba práce 2 semestry (volné) (10% HW, 90% SW) 
- 
-  * **Generátor samoopravných kódů: Hamming, RS, BCH, LDPC** - Prostudujte existující řešení. Navrhněte vlastní generátor samoopravných kódů. Zadávat bude možné libovolný generující polynom, popřípadě bude možné specifikovat vlastnosti kódu. Zvolte vhodný výstupní formát. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
- 
-  * **Simulátor procesoru DOP** - Prostudujte existující řešení. V programovacím jazyku Java implementujte simulátor výukového procesoru DOP-v3. Simulátor musí obsahovat editor a překladač zdrojových mikroprogramů (mikroassembler). Syntaxe zdrojového mikroprogramu musí být stejná jako u stávajícího simulátoru používaného pro výuku (SimDOP). Simulátor musí umožňovat krokování mikroprogramu po jednotlivých mikroinstrukcích i spouštění úseku k zadanému bodu zastavení. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
- 
-  * **Generátor obvodů pro předmět ČAO** - Prozkoumejte existující řešení pro kreslení elektrických obvodů. Vytvořte aplikaci, která bude umožňovat na základě zadaných parametrů vytvářet obvody. BP, DP - doba práce 2-4 semestry (volné) (100% SW) 
- 
-  * **Procesory pro FPGA obvody (Soft processors for FPGA circuits)** - Prostudujte existující řešení procesorů popsaných v jazyce VHDL. Srovnejte jejich parametry. Na základě srovnání implementujte jeden typ procesoru do FPGA obvodu. Vyberte vhodný procesor s ohledem na dostupnost překladačů jazyka C do ASM.  Zaměřte se zejména na hotové implementace procesoru AVR. Vytvořte knihovnu pro ovládání základních periferií. Pro přípravek firmy XILINX Spartan 3E vytvořte vzorovou aplikaci využívající všechny funkce vytvořené knihovny. BP, DP - doba práce 2-4 semestry (volné) (80% SW, 20% HW) 
- 
-  * **Rychlé ethernetové jádro (High speed ethernet core)** - Prostudujte stávající řešení ethernetového jádra pracujícího na rychlostech 1G, 100M napsané v jazyce Verilog dostupné na stránce www.opencores.org a VHDL dostupné jako diplomová práce. Navrhněte a zrealizujte vlastní řešení 1G, 100M ethernetového jádra napsaného v jazyce VHDL a to tak, aby bylo možné využít pouze jednu hodinovou doménu. Pro jednotlivé částí i pro celé jádro proveďte verifikaci. Pro výsledné jádro napište testovací aplikaci demonstrující funkci jádra na všech realizovaných rychlostech. Pro realizaci použijte vývojovou desku Xilinx. (BP, DP 2-4 semestry) 
- 
-  * **Modul pro správu projektů s VHDL soubory** - Prostudujte stávající řešení vývojového nástroje pro správu VHDL projektů. Do již existujícího řešení implementujte modul, který bude umožňovat přidat do souboru libovolný signál a přenést ho do vyšších úrovní zdrojových VHDL kódů. Vylepšete stávající řešení pro kontrolu konzistence VHDL souborů. V případě potřeby navrhněte nové vývojové prostředí. Otestujte generátor VHDL kódu na základě zadaných parametrů uživatele. Jako programovací jazyk zvolte Javu (BP, DP 2-4 semestry, možnost práce více studentů najednou jako tým) 
  
 ===== All defended works ===== ===== All defended works =====
  
-**BP a DP defended works on CTU in Prague FEL/FIT:** [[http://dip.felk.cvut.cz|BP a DP]]+**BP a DP defended works on CTU in Prague FEL/FIT:** [[https://dspace.cvut.cz|BP a DP]]
  
-===== All projects archives 2004 - 2013 =====+===== All projects archives 2004 - 2019 =====
  
 +  *[[project:​2020:​proj_2020|Realized projects 2020]]
 +  *[[project:​2019:​proj_2019|Realized projects 2019]]
 +  *[[project:​2018:​proj_2018|Realized projects 2018]]
 +  *[[project:​2017:​proj_2017|Realized projects 2017]]
 +  *[[project:​2016:​proj_2016|Realized projects 2016]]
 +  *[[project:​2015:​proj_2015|Realized projects 2015]]
 +  *[[project:​2014:​proj_2014|Realized projects 2014]]
   *[[project:​2013:​proj_2013|Realized projects 2013]]   *[[project:​2013:​proj_2013|Realized projects 2013]]
   *[[project:​2012:​proj_2012|Realized projects 2012]]   *[[project:​2012:​proj_2012|Realized projects 2012]]
Line 138: Line 166:
  
   * [[:​start|Pavel Kubalík'​s Home Page]]   * [[:​start|Pavel Kubalík'​s Home Page]]
- 
  
  
project/proj_list.txt · Last modified: 2024/02/15 10:30 by xkubalik